Cy是PCB中跨接在0Ⅴ地与以太网模块接地端子之间的旁路电容;
发布时间:2018/12/30 17:43:15 访问次数:2210
图2.20中,C1,C2,C3分别是主机、以太网模块、以太网线对与参考地之间的分布电容;Cy是PCB中跨接在0Ⅴ地与以太网模块接地端子之间的旁路电容;Zp是主机⒛Ⅴ与以太网模块zⅤ互连接插仵的阻抗;zx是主机总线与以太网模块总线互连接插件的阻抗;Zg耐
是主机0Ⅴ与以太网模块0Ⅴ互连接插件的阻抗及0Ⅴ平面的阻抗;Zgl代表EUT中两个接地端子与参考地之间的接地阻抗;s代表以太网模块中的开关电源, HAT2029R-EL-E即传导骚扰测试中的主导干扰源,开关电源中的功率开关管在导通时流过较大的脉冲电流,这个电流在0Ⅴ上还会产生共模噪声。例如,正激型、推挽型和桥式变换器的输人电流波形在阻性负载时近似为矩形波,其中含有丰富的高次谐波分量。另外,功率开关管在截止期间,高频变压器绕组漏感引起的电流突变,也会产生骚扰。
在共模的情况下,0Ⅴ上共模噪声所导致的传导骚扰原理图如图2.21所示。图2.21中圆形符号为0Ⅴ上的共模噪声,箭头线表明了传导骚扰电流的流向,该电流
的大小直接决定测试是否通过。虚线中的部分表示ⅡsN。
0V上的共模噪声 图221 未能通过的共模简易原理,图再来看EUT在传导骚扰测试能通过时的连接方式,它的EMC拓扑图如图2。⒛所示。
直接连接在Cl与C2之间的线就是以太网模块中接地端子与主机的0Ⅴ之间的互连线。在共模的情况下,也可以将图2。⒛转化成简易原理图,如图2.z~s所示。比较一下图2.23与图2,⒛的差别,可以看出,Cy接至主机的0Ⅴ后,提供了一个低阻抗的路径,使得共模电流一部分被旁路掉,从而减小了流入ⅡSN的电流,最终使测试通过。
图2.20中,C1,C2,C3分别是主机、以太网模块、以太网线对与参考地之间的分布电容;Cy是PCB中跨接在0Ⅴ地与以太网模块接地端子之间的旁路电容;Zp是主机⒛Ⅴ与以太网模块zⅤ互连接插仵的阻抗;zx是主机总线与以太网模块总线互连接插件的阻抗;Zg耐
是主机0Ⅴ与以太网模块0Ⅴ互连接插件的阻抗及0Ⅴ平面的阻抗;Zgl代表EUT中两个接地端子与参考地之间的接地阻抗;s代表以太网模块中的开关电源, HAT2029R-EL-E即传导骚扰测试中的主导干扰源,开关电源中的功率开关管在导通时流过较大的脉冲电流,这个电流在0Ⅴ上还会产生共模噪声。例如,正激型、推挽型和桥式变换器的输人电流波形在阻性负载时近似为矩形波,其中含有丰富的高次谐波分量。另外,功率开关管在截止期间,高频变压器绕组漏感引起的电流突变,也会产生骚扰。
在共模的情况下,0Ⅴ上共模噪声所导致的传导骚扰原理图如图2.21所示。图2.21中圆形符号为0Ⅴ上的共模噪声,箭头线表明了传导骚扰电流的流向,该电流
的大小直接决定测试是否通过。虚线中的部分表示ⅡsN。
0V上的共模噪声 图221 未能通过的共模简易原理,图再来看EUT在传导骚扰测试能通过时的连接方式,它的EMC拓扑图如图2。⒛所示。
直接连接在Cl与C2之间的线就是以太网模块中接地端子与主机的0Ⅴ之间的互连线。在共模的情况下,也可以将图2。⒛转化成简易原理图,如图2.z~s所示。比较一下图2.23与图2,⒛的差别,可以看出,Cy接至主机的0Ⅴ后,提供了一个低阻抗的路径,使得共模电流一部分被旁路掉,从而减小了流入ⅡSN的电流,最终使测试通过。