存储控制及数据处理电路:
发布时间:2018/3/10 17:58:45 访问次数:530
存储控制及数据处理电路:由EPM7128、双口RAM ITD7132及四二选一数据选择器74HC157构成的存储控制及数据处理电路,如图7.136所示。 LKQ1aF-DC12V-TV-8双口RAM的右端口既是数据采样输入口,又是单片机进行数据处理时的操作端口,当P12,P16置低电平时,为ADC数据存入RAM状态;当P12为高电平时,单片机对RAM内的数据进行处理或进入数据锁存状态。
行扫描电路:由高速数模转换器AD7533,构成的行扫描电路如图7,137所示。CPLD内地址累加器的输出控制AD7533不断地输出锯齿波。后级是一个加法电路,调节滑动变阻器RPl,可实现对输出锯齿波形的直流电平叠加,从而达到调节显示器上波形左右位置平移的功能。
列扫描电路:由DAC0800数模转换电路、模拟开关及位置调节电路构成的列扫描电路如图7.1.38所示。双口RAM左端口(输出口)的数据输入DACOgO0,后级两个电平叠加调节电路,调节滑动变阻器RP2,RP3,可实现对CH1和CH2两个通道输出波形上下平移。模拟开关CD们52
实现单、双踪功能。P13和P15两条控制线控制CH1,CH2和双踪显示的切换,双踪显示时,模拟开关以31.25kHz的扫描速率轮流选通两个通道。
存储控制及数据处理电路:由EPM7128、双口RAM ITD7132及四二选一数据选择器74HC157构成的存储控制及数据处理电路,如图7.136所示。 LKQ1aF-DC12V-TV-8双口RAM的右端口既是数据采样输入口,又是单片机进行数据处理时的操作端口,当P12,P16置低电平时,为ADC数据存入RAM状态;当P12为高电平时,单片机对RAM内的数据进行处理或进入数据锁存状态。
行扫描电路:由高速数模转换器AD7533,构成的行扫描电路如图7,137所示。CPLD内地址累加器的输出控制AD7533不断地输出锯齿波。后级是一个加法电路,调节滑动变阻器RPl,可实现对输出锯齿波形的直流电平叠加,从而达到调节显示器上波形左右位置平移的功能。
列扫描电路:由DAC0800数模转换电路、模拟开关及位置调节电路构成的列扫描电路如图7.1.38所示。双口RAM左端口(输出口)的数据输入DACOgO0,后级两个电平叠加调节电路,调节滑动变阻器RP2,RP3,可实现对CH1和CH2两个通道输出波形上下平移。模拟开关CD们52
实现单、双踪功能。P13和P15两条控制线控制CH1,CH2和双踪显示的切换,双踪显示时,模拟开关以31.25kHz的扫描速率轮流选通两个通道。
上一篇:主要功能单元电路的设计
上一篇:电子技术课程设计课题
热门点击
- 桥式RC正弦波振荡电路设计
- 用MC1596构成倍频器
- 双二四译码器
- TM701/02/03系列
- 漏电电阻的测量
- TCON(88H):复位后初值00H
- 试测试双向模拟开关CD4066的功能
- 单片机最小系统电路连接
- 设置Signa丨Tap"的信号配置参数
- 制作可移动的声源
推荐技术资料
- 泰克新发布的DSA830
- 泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]