IDDQ测试
发布时间:2017/11/22 20:37:39 访问次数:1174
CMOS电路的特性在静态时的电流消耗非常低,但是如果电路存在缺陷,那就可OB2211能引起异常的漏电流.这就是J丨ΙQ测试(quie`ccnt I丨I)的基本原理:对于一组电路正常的芯片来说.它们的静态电流全呈现止态分布∷吧图ls`).冈此.从这组分布.可以定下静态电源电流的测试标准。对于超出电流柝准昀芯叶.即使芯片的功能测试是正常的.也判定为失效。相对于其他的测试项日.JI”Q测试的优点有测试时问短、可以提升町靠度、提高可测试度、降低功耗等。
CMOS电路的特性在静态时的电流消耗非常低,但是如果电路存在缺陷,那就可OB2211能引起异常的漏电流.这就是J丨ΙQ测试(quie`ccnt I丨I)的基本原理:对于一组电路正常的芯片来说.它们的静态电流全呈现止态分布∷吧图ls`).冈此.从这组分布.可以定下静态电源电流的测试标准。对于超出电流柝准昀芯叶.即使芯片的功能测试是正常的.也判定为失效。相对于其他的测试项日.JI”Q测试的优点有测试时问短、可以提升町靠度、提高可测试度、降低功耗等。
热门点击