减少时钟脉冲干扰的其他措施
发布时间:2017/3/18 21:53:46 访问次数:867
为了解决电磁干扰问题,设计工程师还必须遵循一系列的设计规则和方法: AD815ARB-24在实际设计中建议使用实体地和电源层,避免电源和地被分割,这种分割可能导致复杂的电流回路。电流回路越大辐射也越大,所以必须避免任何信号,尤其是时钟信号在分割地上布线。
将时钟驱动器布局在电路板中心位置而不是电路板周边。将时钟驱动器放置在电路板周边会增加磁偶极矩。
为了进一步降低顶层时钟信号线的电磁干扰,最好是在时钟线两侧平行布上地线。当然,最好将时钟信号布在地层与电源层之间的内部信号层上。时钟信号使用4~8血l的布线宽度,由于窄的信号线更容易增加高频信号衰减,并降低信号线之间的电容性耦合。
由于直角布线会增加布线电容并增加阻抗的不连续性,从而导致信号劣化,所以时钟线应该尽量避免直角布线和T型布线。
尽量满足阻抗匹配。绝大多数情况下,阻抗不匹配会引起反射,而且信号完整性也主要取决于阻抗匹配。
为了解决电磁干扰问题,设计工程师还必须遵循一系列的设计规则和方法: AD815ARB-24在实际设计中建议使用实体地和电源层,避免电源和地被分割,这种分割可能导致复杂的电流回路。电流回路越大辐射也越大,所以必须避免任何信号,尤其是时钟信号在分割地上布线。
将时钟驱动器布局在电路板中心位置而不是电路板周边。将时钟驱动器放置在电路板周边会增加磁偶极矩。
为了进一步降低顶层时钟信号线的电磁干扰,最好是在时钟线两侧平行布上地线。当然,最好将时钟信号布在地层与电源层之间的内部信号层上。时钟信号使用4~8血l的布线宽度,由于窄的信号线更容易增加高频信号衰减,并降低信号线之间的电容性耦合。
由于直角布线会增加布线电容并增加阻抗的不连续性,从而导致信号劣化,所以时钟线应该尽量避免直角布线和T型布线。
尽量满足阻抗匹配。绝大多数情况下,阻抗不匹配会引起反射,而且信号完整性也主要取决于阻抗匹配。
上一篇:调制频偏
热门点击