位置:51电子网 » 技术资料 » D S P

集成电路的线路设计

发布时间:2017/3/4 19:06:15 访问次数:1221

    现代数字集成电路(IC)较常使用CMOS工艺制造。CMOS器件的静态功耗很低, R2A20117SP但是在高速开关的情况下,CMOS器件需要电源提供瞬时功率,高速CMOS器件的动态功率要求超过同类双极性器件(πL)。因此,必须对这些器件加去耦电容以满足瞬时功率要求。


   IC有多种封装结构,对于电子元器件,引脚越短,电磁干扰越小。表贴器件有更小的安装面积和更低的安装位置,由安装引入的分布参数更小,所以有更好的EMCJ眭能,因此应首选表贴器件,甚至直接在PCB上安装裸片。

   引脚排列也会影响EMC性能,从模块中心连到IC引脚的电源线越短,

它的等效电感越小。IC的ⅤCC与GND之间的去耦电容距离IC越近越有效,且IC的ⅤCC与GND之间距离越近,则与去耦电容围成的环路面积越小,因此去耦效果就越好。

   对于同时使用T咒和CMOS器件的混合逻辑电路,由于其不同的开关/保持时间,会产生时钟、有用信号和电源的干扰。为避免这些潜在的问题,最好使用同系列的逻辑器件。由于CMOS器件的门限宽,现在大多数设计者都选用CMOs器件,因此微处理器的接口电路也优选这种器件。

   需要特别注意的是,未使用的CMOS输人引脚应该接地线或电源。在微处理器(MCU)电路中,会来自没连线或终端匹配的输入脚,导致MCU会执行错误的代码。




    现代数字集成电路(IC)较常使用CMOS工艺制造。CMOS器件的静态功耗很低, R2A20117SP但是在高速开关的情况下,CMOS器件需要电源提供瞬时功率,高速CMOS器件的动态功率要求超过同类双极性器件(πL)。因此,必须对这些器件加去耦电容以满足瞬时功率要求。


   IC有多种封装结构,对于电子元器件,引脚越短,电磁干扰越小。表贴器件有更小的安装面积和更低的安装位置,由安装引入的分布参数更小,所以有更好的EMCJ眭能,因此应首选表贴器件,甚至直接在PCB上安装裸片。

   引脚排列也会影响EMC性能,从模块中心连到IC引脚的电源线越短,

它的等效电感越小。IC的ⅤCC与GND之间的去耦电容距离IC越近越有效,且IC的ⅤCC与GND之间距离越近,则与去耦电容围成的环路面积越小,因此去耦效果就越好。

   对于同时使用T咒和CMOS器件的混合逻辑电路,由于其不同的开关/保持时间,会产生时钟、有用信号和电源的干扰。为避免这些潜在的问题,最好使用同系列的逻辑器件。由于CMOS器件的门限宽,现在大多数设计者都选用CMOs器件,因此微处理器的接口电路也优选这种器件。

   需要特别注意的是,未使用的CMOS输人引脚应该接地线或电源。在微处理器(MCU)电路中,会来自没连线或终端匹配的输入脚,导致MCU会执行错误的代码。




上一篇:电源电路设计

上一篇:一股屏蔽盒设计

相关IC型号
R2A20117SP
暂无最新型号

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!