注意设计工艺,增强抗干扰措施
发布时间:2017/2/19 18:28:12 访问次数:352
设计印制电路板时,应避免HCPL-3120-500E引线过长,避免信号窜扰和对信号输出的延迟;此外,应将电源线的宽度设计得大些,接地线面积应大,如此可减少接地噪声的干扰。
另外,电路在转换工作瞬间产生的尖峰电流值不得超过功耗电流的几至几十倍,否则会导致电源电压的不稳定、产生干扰而导致电路的误动作。减少这类干扰的措施是在集成电路的电源端与地端之间并联一个高频特性良好的去耦电容,通常是每一片集成电路均并联一个去耦电容(电容量通常为0.03×109~0.01uF);且在电源的进线处,还应对地并接入一个低频去耦电容,首选是电容量为10~50uF的钽电容。
正确选择电源电压
举例来说,74系列的TTI'门电路的电源电压为+5V、偏差±10%,若电源电压超过5.5V将造成集成电路的损坏;而低于娃.5V,则集成电路不能正常工作(即集成电路失去了正常的逻辑功能)。因此,应选用稳定性能良好的直流稳压电源。由于TTI'电路存在尖峰电流,集成电路需要确保良好接地,并要求电源内阻尽可能小,数字逻辑电路和强电控制电路则需要分别接地,避免强电控制电流地线上产生干扰。使用时切不可将电源与地接反,否则将因电流过大而造成集成电路的损坏。
设计印制电路板时,应避免HCPL-3120-500E引线过长,避免信号窜扰和对信号输出的延迟;此外,应将电源线的宽度设计得大些,接地线面积应大,如此可减少接地噪声的干扰。
另外,电路在转换工作瞬间产生的尖峰电流值不得超过功耗电流的几至几十倍,否则会导致电源电压的不稳定、产生干扰而导致电路的误动作。减少这类干扰的措施是在集成电路的电源端与地端之间并联一个高频特性良好的去耦电容,通常是每一片集成电路均并联一个去耦电容(电容量通常为0.03×109~0.01uF);且在电源的进线处,还应对地并接入一个低频去耦电容,首选是电容量为10~50uF的钽电容。
正确选择电源电压
举例来说,74系列的TTI'门电路的电源电压为+5V、偏差±10%,若电源电压超过5.5V将造成集成电路的损坏;而低于娃.5V,则集成电路不能正常工作(即集成电路失去了正常的逻辑功能)。因此,应选用稳定性能良好的直流稳压电源。由于TTI'电路存在尖峰电流,集成电路需要确保良好接地,并要求电源内阻尽可能小,数字逻辑电路和强电控制电路则需要分别接地,避免强电控制电流地线上产生干扰。使用时切不可将电源与地接反,否则将因电流过大而造成集成电路的损坏。
上一篇:数字集成电路的应用方法
上一篇:对输入端的处理