对输人端的处理
发布时间:2016/12/22 20:55:21 访问次数:373
对输人端的处理。在使用CMOS电路器件时,对输人端⊥般要求如下:
①应保证输人信号幅值不超过CMOs电路的电源电压,即满足 N005-30般;
②输人脉冲信号的上升和下降时间一般应小于微秒级,否则电路工作不稳定或损坏器件;
③所有不用的输入端不能悬空,应根据实际要求接人适当的电压(V∝或0V),由于CMOS集成电路输人阻抗极高,一旦输人端悬空,极易受外界噪声影响,从而破坏电路的正常逻辑关系,也可能感应静电,造成栅极被击穿。
对输出端的处理。
①CMOS电路的输出端不能直接连到一起,否则导通的P沟道MOS场效应管和导通的N沟道MOS场效应管形成低阻通路,造成电源短路。
②在CM(B逻辑系统设计中,应尽量减少电容负载。电容负载会降低CMOS集成电路的工作速度和增加功耗。
③CMOS电路在特定条件下可以并联使用。当同一芯片上2个以上同样器件并联使用(如各种门电路)时,可增大输出灌电流和拉电流负载能力,同样也提高了电路的速度。但器件的输出端并联,输入端也必须并联。
④从CM(E器件的输出驱动电流大小来看,CMOS电路的驱动能力比TTI冫电路要差很多,一般CMOs器件的输出只能驱动一个LS系列的TTI'负载。但驱动CMOS负载,CMOS的扇出系数比TTI'电路大得多(CMOS的扇出系数≥500),CMOS电路驱动其他负载,一般要外加一级驱动器接口电路。
对输人端的处理。在使用CMOS电路器件时,对输人端⊥般要求如下:
①应保证输人信号幅值不超过CMOs电路的电源电压,即满足 N005-30般;
②输人脉冲信号的上升和下降时间一般应小于微秒级,否则电路工作不稳定或损坏器件;
③所有不用的输入端不能悬空,应根据实际要求接人适当的电压(V∝或0V),由于CMOS集成电路输人阻抗极高,一旦输人端悬空,极易受外界噪声影响,从而破坏电路的正常逻辑关系,也可能感应静电,造成栅极被击穿。
对输出端的处理。
①CMOS电路的输出端不能直接连到一起,否则导通的P沟道MOS场效应管和导通的N沟道MOS场效应管形成低阻通路,造成电源短路。
②在CM(B逻辑系统设计中,应尽量减少电容负载。电容负载会降低CMOS集成电路的工作速度和增加功耗。
③CMOS电路在特定条件下可以并联使用。当同一芯片上2个以上同样器件并联使用(如各种门电路)时,可增大输出灌电流和拉电流负载能力,同样也提高了电路的速度。但器件的输出端并联,输入端也必须并联。
④从CM(E器件的输出驱动电流大小来看,CMOS电路的驱动能力比TTI冫电路要差很多,一般CMOs器件的输出只能驱动一个LS系列的TTI'负载。但驱动CMOS负载,CMOS的扇出系数比TTI'电路大得多(CMOS的扇出系数≥500),CMOS电路驱动其他负载,一般要外加一级驱动器接口电路。
上一篇:NI Multisim13简介
热门点击
- 最大不失真输出电压UOPP的测量
- 改变74LS163二进制计数器为十进制计数器
- 测量共模电压放大倍数
- 要了解交流电压频率是否在万用表工作频率范围内
- 熟悉数字电路实验箱的结构、基本功能和使用方法
- 数据选择器实现逻辑函数
- 三端式集成稳压器的输出电压是固定的
- 电路参数对静态工作点的影响
- 双踪示波器的显示原理
- 散热器采用风冷方式的风速
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]