位置:51电子网 » 技术资料 » EDA/PLD

TTL和CMOS门电路的逻辑功能

发布时间:2016/12/13 22:43:13 访问次数:2360

   CMOS与TTI'电路的内部结构不同,但它们的逻辑功能完全一样。与非门的逻辑功能是: MSL1061AV当输人端中有一个或一个以上是低电平时,输出端为高电平;只有当输人端全部为高电平时,输出端才是低电平。其逻辑表达式。

   TTL集成电路的使用规则

   (1)接插集成电路时,要认清定位标记,不得插反。

   (2)电源电压使用范围为4.5~5.5V,实验中要求V(℃=+5V,电源极性不允许接错。

   (3)闲置输入端处理方法:

   ①悬空,相当于逻辑“1”,对于一般小规模集成电路的数据输人端,实验时允许悬空处理,但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输人端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输人端必须按逻辑要求接人电路,不允许悬空。

   ②直接接到电源电压V(r(也可以串入一只1~10kΩ的同定电阻)或接至某一固定电压2,4V(LJ(4.5V)的电源上,或勹输人端为接地的多余与非门的输出端相接。

   ③若前级驱动能力允许,可以与使用的输入端并联。

   (4)输人端通过电阻接地.电阻值的大小将直接影响电路所处的状态。当R≤680Ω时,输入端相当于逻辑“0”;当R≥4,7kΩ时,输人端相当于逻辑△”。特别需要说明的是:对于不同系列的器件,要求的电阻阻值有所不同。

   (5)输出端不允许并联使用(集电极开路门((DC)和二态输出门电路(TS)除外),否则不仅会使电路逻辑功能混乱,并会导致器件损坏。

   (6)输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vc・c,一般取电阻R=3~5.1kΩ。

   CMOS与TTI'电路的内部结构不同,但它们的逻辑功能完全一样。与非门的逻辑功能是: MSL1061AV当输人端中有一个或一个以上是低电平时,输出端为高电平;只有当输人端全部为高电平时,输出端才是低电平。其逻辑表达式。

   TTL集成电路的使用规则

   (1)接插集成电路时,要认清定位标记,不得插反。

   (2)电源电压使用范围为4.5~5.5V,实验中要求V(℃=+5V,电源极性不允许接错。

   (3)闲置输入端处理方法:

   ①悬空,相当于逻辑“1”,对于一般小规模集成电路的数据输人端,实验时允许悬空处理,但易受外界干扰,导致电路的逻辑功能不正常。因此,对于接有长线的输人端,中规模以上的集成电路和使用集成电路较多的复杂电路,所有控制输人端必须按逻辑要求接人电路,不允许悬空。

   ②直接接到电源电压V(r(也可以串入一只1~10kΩ的同定电阻)或接至某一固定电压2,4V(LJ(4.5V)的电源上,或勹输人端为接地的多余与非门的输出端相接。

   ③若前级驱动能力允许,可以与使用的输入端并联。

   (4)输人端通过电阻接地.电阻值的大小将直接影响电路所处的状态。当R≤680Ω时,输入端相当于逻辑“0”;当R≥4,7kΩ时,输人端相当于逻辑△”。特别需要说明的是:对于不同系列的器件,要求的电阻阻值有所不同。

   (5)输出端不允许并联使用(集电极开路门((DC)和二态输出门电路(TS)除外),否则不仅会使电路逻辑功能混乱,并会导致器件损坏。

   (6)输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vc・c,一般取电阻R=3~5.1kΩ。

相关IC型号
MSL1061AV
MSL1316-B

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式