全译码
发布时间:2016/7/7 22:15:56 访问次数:1780
用低位地址线实现各芯片内的存储单元寻址,而其余的全部高位地址线经过泽码器译码以后作 AFB03512MA-A为各芯片的片选信号,这种选片方式称为全译码。例如,由4片2K×8位芯片构成8K×8位存储器,片内单元寻址用A10~A0,将其余的5条高位地址线A15~A11输入到一个5-32地址译码器,其输出用作片选。如图2.17所示,若A15~A11=11110时Y30=0,片3的Cs有效;若A15~A11丬1101时Y⒛=0,片2的Cs有效。
则片3、片2的地址范围分析如下:
图217 全译码构成的8K×8位存储器
全译码时,高位地址可以出现任意排列,在每块芯片的地址范围是唯一的,同时,寻址空间也得到充分利用。如在上例中扩展至8K×8位后,仍有56K×8位地址可供进一步扩展。
用低位地址线实现各芯片内的存储单元寻址,而其余的全部高位地址线经过泽码器译码以后作 AFB03512MA-A为各芯片的片选信号,这种选片方式称为全译码。例如,由4片2K×8位芯片构成8K×8位存储器,片内单元寻址用A10~A0,将其余的5条高位地址线A15~A11输入到一个5-32地址译码器,其输出用作片选。如图2.17所示,若A15~A11=11110时Y30=0,片3的Cs有效;若A15~A11丬1101时Y⒛=0,片2的Cs有效。
则片3、片2的地址范围分析如下:
图217 全译码构成的8K×8位存储器
全译码时,高位地址可以出现任意排列,在每块芯片的地址范围是唯一的,同时,寻址空间也得到充分利用。如在上例中扩展至8K×8位后,仍有56K×8位地址可供进一步扩展。
热门点击