在TTL门电路的外特性参数测试过程中
发布时间:2016/2/10 17:57:30 访问次数:564
1.若用TTL与非门74LS20实现Y=AB,则多余N74F32D输入端如何处理?
2.若用CMOS或门CD4072实现Y=A+B,则多余输入端如何处理?
3.在TTL门电路的外特性参数测试过程中,为什么输入端悬空相当于输入高电平?
组合逻辑电路设计
实验目的
1.掌握组合逻辑电路的分析与设计方法。
2.学会电路故障的检查与排除。
实验原理
组合逻辑电路,是指该电路在任一时刻的输出状态仅由该时刻的输入信号决定,与电路在此信号输入之前的状态无关。组合电路通常由一些逻辑门构成,而许多具有典型功能的组合电路已集成为商品电路。
1.若用TTL与非门74LS20实现Y=AB,则多余N74F32D输入端如何处理?
2.若用CMOS或门CD4072实现Y=A+B,则多余输入端如何处理?
3.在TTL门电路的外特性参数测试过程中,为什么输入端悬空相当于输入高电平?
组合逻辑电路设计
实验目的
1.掌握组合逻辑电路的分析与设计方法。
2.学会电路故障的检查与排除。
实验原理
组合逻辑电路,是指该电路在任一时刻的输出状态仅由该时刻的输入信号决定,与电路在此信号输入之前的状态无关。组合电路通常由一些逻辑门构成,而许多具有典型功能的组合电路已集成为商品电路。
上一篇:混频器通常有二极管混频