来源:《电子产品世界》
pll1700是一款价廉、多时钟产生器锁相环(pll)。它可从27mhz基准输入频率产生4个系统时钟。它通过不用外部元件使用户既能降低成本又节省空间,并可实现高性能无线电数/模变换器和模/数变换器所需的特低抖动性能。pll
1700对于mpeg-2应用来讲是理想的器件。mpeg-2(moving
pictures experts group)系统需要几个时钟来控制环绕声ac-3译码器、数字信号处理器和数/模变换器。它接受27mhz
mpeg-2视频时钟来实现音频/视频同步器并且为系统的其余部分提供所有的音频时钟。它所你生的4个音频系统时钟是:sck01为33.8688mhz(固定),scko2为256fs,sck03为384fs,sck04为768fs(其中fs是取样频率,fs值为32khz、44.1khz、48khz、88.2khz、96khz)。
表1 可选择的功能
功能
硬件模式(mode=h)
软件模式(mode=l)
取样频率选择
(32khz,44.1khz,48khz)
是
是
取样率选择(标准/倍频)
是
是
每个时钟使能/断开
不是
是
表2
fsi(引脚20)
fso(引脚19)
取样频率
l
l
48khz
l
h
44.1khz
h
l
32khz
h
h
备用
表3
sro(引脚1)
取样率选择
l
标准
h
倍频
图1示出pll 1700典型的连接电路,其功能由软件或硬件功能确定。当mode(引脚2)为低态时用3线接口ml(引脚1)、mc(引脚20)、md(引脚19)实现软件模式(串行模式)控制。当mode为高态时用sro)引脚1)、rsi(引脚20)、fso(引脚19)进行硬件模式(并行模式)控制。可选择的功能示于表1。
表4 寄存器位图
d15
d14
d13
d12
d11
d10
d9
d8
d7
d6
d5
d4
d3
d2
d1
d0
0
1
1
1
0
来源:《电子产品世界》
pll1700是一款价廉、多时钟产生器锁相环(pll)。它可从27mhz基准输入频率产生4个系统时钟。它通过不用外部元件使用户既能降低成本又节省空间,并可实现高性能无线电数/模变换器和模/数变换器所需的特低抖动性能。pll
1700对于mpeg-2应用来讲是理想的器件。mpeg-2(moving
pictures experts group)系统需要几个时钟来控制环绕声ac-3译码器、数字信号处理器和数/模变换器。它接受27mhz
mpeg-2视频时钟来实现音频/视频同步器并且为系统的其余部分提供所有的音频时钟。它所你生的4个音频系统时钟是:sck01为33.8688mhz(固定),scko2为256fs,sck03为384fs,sck04为768fs(其中fs是取样频率,fs值为32khz、44.1khz、48khz、88.2khz、96khz)。
表1 可选择的功能
功能
硬件模式(mode=h)
软件模式(mode=l)
取样频率选择
(32khz,44.1khz,48khz)
是
是
取样率选择(标准/倍频)
是
是
每个时钟使能/断开
不是
是
表2
fsi(引脚20)
fso(引脚19)
取样频率
l
l
48khz
l
h
44.1khz
h
l
32khz
h
h
备用
表3
sro(引脚1)
取样率选择
l
标准
h
倍频
图1示出pll 1700典型的连接电路,其功能由软件或硬件功能确定。当mode(引脚2)为低态时用3线接口ml(引脚1)、mc(引脚20)、md(引脚19)实现软件模式(串行模式)控制。当mode为高态时用sro)引脚1)、rsi(引脚20)、fso(引脚19)进行硬件模式(并行模式)控制。可选择的功能示于表1。
表4 寄存器位图
d15
d14
d13
d12
d11
d10
d9
d8
d7
d6
d5
d4
d3
d2
d1
d0
0
1
1
1
0
热门点击
推荐技术资料