位置:51电子网 » 企业新闻

AD9523-1BCPZ

发布时间:2021/3/7 22:32:00 访问次数:123 发布企业:西旗科技(销售二部)




一般说明:AD9523-1BCPZ
AD9523-1提供低功耗,多输出时钟具有低抖动性能的分配功能,以及带两个VCO分频器的片上PLL和VCO。片上VCO从2.94 GHz调谐到3.1 GHzAD9523-1旨在满足时钟要求用于长期演进(LTE)和多载波GSM基础站设计。它依靠外部VCXO提供参考抖动清除,以实现限制性的低相位噪声可接受的数据转换器SNR所需的要求性能。输入接收器,振荡器和零迟接收器提供单端和差分操作。连接时到恢复的系统参考时钟和VCXO,该设备产生14个低噪声输出,范围为1 MHz至1 GHz,输入PLL(PLL1)提供一个专用的缓冲输出。一个时钟输出相对于另一个时钟的频率和相位时钟输出可以通过分频器相位选择来改变该功能可进行无抖动的粗调定时以等于信号周期一半的增量从VCO出来。封装EEPROM可通过串行编程界面,用于存储用户定义的寄存器设置以进行上电和芯片复位。


特征:AD9523-1BCPZ
输出频率:<1 MHz至1 GHz
启动频率精度:<±100 ppm(由
VCXO参考精度)
零延迟操作
输入至输出边沿时序:<150 ps
双VCO分压器
14个输出:可配置LVPECL,LVDS,HSTL和LVCMOS
14个专用输出分频器,具有无抖动可调延迟
可调延迟:VCO½周期的63个分辨率步长
输出分频器
输出到输出偏斜:<50 ps
占空比校正用于奇数分频器设置
上电时自动同步所有输出
绝对输出抖动:在122.88 MHz时<150 fs
积分范围:12 kHz至20 MHz
宽带定时抖动:124 fs
数字锁检测
非易失性EEPROM存储配置设置
兼容SPI和I2C的串行控制端口
双PLL架构
锁相环1
低带宽用于参考输入时钟清除
外部VCXO
鉴相器速率高达130 MHz
冗余参考输入
自动和手动参考切换模式
可逆和不可逆切换
保持模式下丢失参考检测
VCXO的低噪声LVCMOS输出用于RF / IF
合成器
锁相环2
鉴相器速率高达259 MHz
集成低噪声VCO


应用领域:AD9523-1BCPZ
LTE和多载波GSM基站
无线和宽带基础设施
医疗仪器
时钟高速ADC,DAC,DDS,DDC,DUC,MxFE
低抖动,低相位噪声时钟分配
SONET,10Ge,10G FC,
和其他10 Gbps协议
前向纠错(G.710)
高性能无线收发器
ATE和高性能仪器




AD9523-1BCPZ

制造商:Analog Devices Inc.
产品种类:时钟发生器及支持产品
RoHS: 详细信息
系列:AD9523-1
最大输入频率:400 MHz
最大输出频率:1000 MHz
输出端数量:14 Output
工作电源电压:3.3 V
最小工作温度:- 40 C
最大工作温度:+ 85 C
安装风格:SMD/SMT
封装 / 箱体:LFCSP-72
封装:Tray
输出类型:LVPECL
商标:Analog Devices
开发套件:AD9523-1/PCBZ
湿度敏感性:Yes
产品类型:Clock Generators
工厂包装数量:168
子类别:Clock & Timer ICs
单位重量:350 mg


上一篇:AD9238BSTZ-65

下一篇:AD9764ARZ

相关新闻

相关型号