集成电路 可编程实时单位子系统
发布时间:2021/4/20 8:52:27 访问次数:1214
tms320c6743
低功耗c674x浮点dsp-375mhz
优势特征:
联网
高速编码
专业音频™
软件支援
ti dsp / bios™
芯片支持库和dsp库
支持32位整数,sp(ieee单精度/ 32位)
和dp(ieee双精度/ 64位)浮点
混合精度ieee浮点乘数最多支持:
保护模式操作
紧凑的16位指令
32kb的l1p程序ram /高速缓存
32kb l1d数据ram /高速缓存
128kb的l2统一映射的ram /缓存
灵活的ram /高速缓存分区(l1和l2)
增强型直接内存访问控制器3(edma3):
两个外部存储器接口:
两个可配置的16550型uart模块:
)
多媒体卡(mmc)/安全数字(sd)
两个主从互集成电路(i2c bus™)
可编程实时单位子系统(pruss)
专用中断控制器
两个多通道音频串行端口(mcasp):
10/100 mbps rmii以太网媒体访问控制器(emac):
三种增强型脉宽调制器(ehrpwm):
三个32位事件捕获(ecap)模块:
产品概述:
tms320c6743
该器件是基于c674x dsp内核低功耗数字信号处理器。
与dsp的tms320c6000™平台的其他成员相比,
该器件的功耗大大降低。
c6743 dsp内核使用基于二级缓存的体系结构。
具有管理数据输入/输出(mdio)模块
10/100 mbps以太网mac(emac);
及两个i2c总线接口;
两个带14/9串行器和fifo缓冲器
多通道音频串行端口(mcasp);
两个64位通用定时器,
每个定时器均可配置(一个可配置为看门狗);
多达8组的16引脚通用输入/输出(gpio)引脚,
具有可编程的中断/事件生成模式,
并与其他外设复用;
两个uart接口(一个同时具有rts和cts);
三个增强型高分辨率脉冲宽度调制器(ehrpwm)外设;
三个32位增强捕获(ecap)模块外设,
可以配置为3个捕获输入
或3个辅助脉宽调制器(apwm)输出;
两个32位增强型正交编码脉冲(eqep)外设;
2个外部存储器接口(emif):
用于较慢存储器或外设的异步外部存储器接口(emifa),
以及用于sdram的高速存储器接口(emifb)。
tms320c6743
低功耗c674x浮点dsp-375mhz
优势特征:
联网
高速编码
专业音频™
软件支援
ti dsp / bios™
芯片支持库和dsp库
支持32位整数,sp(ieee单精度/ 32位)
和dp(ieee双精度/ 64位)浮点
混合精度ieee浮点乘数最多支持:
保护模式操作
紧凑的16位指令
32kb的l1p程序ram /高速缓存
32kb l1d数据ram /高速缓存
128kb的l2统一映射的ram /缓存
灵活的ram /高速缓存分区(l1和l2)
增强型直接内存访问控制器3(edma3):
两个外部存储器接口:
两个可配置的16550型uart模块:
)
多媒体卡(mmc)/安全数字(sd)
两个主从互集成电路(i2c bus™)
可编程实时单位子系统(pruss)
专用中断控制器
两个多通道音频串行端口(mcasp):
10/100 mbps rmii以太网媒体访问控制器(emac):
三种增强型脉宽调制器(ehrpwm):
三个32位事件捕获(ecap)模块:
产品概述:
tms320c6743
该器件是基于c674x dsp内核低功耗数字信号处理器。
与dsp的tms320c6000™平台的其他成员相比,
该器件的功耗大大降低。
c6743 dsp内核使用基于二级缓存的体系结构。
具有管理数据输入/输出(mdio)模块
10/100 mbps以太网mac(emac);
及两个i2c总线接口;
两个带14/9串行器和fifo缓冲器
多通道音频串行端口(mcasp);
两个64位通用定时器,
每个定时器均可配置(一个可配置为看门狗);
多达8组的16引脚通用输入/输出(gpio)引脚,
具有可编程的中断/事件生成模式,
并与其他外设复用;
两个uart接口(一个同时具有rts和cts);
三个增强型高分辨率脉冲宽度调制器(ehrpwm)外设;
三个32位增强捕获(ecap)模块外设,
可以配置为3个捕获输入
或3个辅助脉宽调制器(apwm)输出;
两个32位增强型正交编码脉冲(eqep)外设;
2个外部存储器接口(emif):
用于较慢存储器或外设的异步外部存储器接口(emifa),
以及用于sdram的高速存储器接口(emifb)。
下一篇: 高度集成2单元系统6通道高效PMIC