位置:51电子网 » 电子资讯 » 电子新品

多核共享内存控制器(MSMC)

发布时间:2021/2/26 9:09:43 访问次数:3150

tms320c6652

高性能,成本优化的单核c66x定点和浮点dsp-600mhz



优势特征:

1个tms320c66x dsp核心子系统(corepac)

c66x定点和浮点cpu内核:c6654最高850 mhz,c6652最高600 mhz

多核共享内存控制器(msmc)

ddr3_emif的存储器保护单元

多核导航器

使用队列管理器的8192多用途硬件队列

零开销传输的基于数据包的dma

周边设备

pcie gen2(仅c6654)

单端口支持1或2通道

每个通道最多支持5 gbaud

千兆以太网(gbe)子系统(仅c6654)

1个sgmii端口(仅c6654)

32位ddr3接口

通用并行端口

两个8位或16位的通道

支持sdr和ddr传输

两个uart接口

两个多通道缓冲串行端口(mcbsp)

i2c接口

32个gpio引脚

spi接口

信号量模块

八个64位定时器

两个片上pll

商业温度:

0°c至85°c

扩展温度:

40°c至100°c

产品概述:

tms320c6652

是基于ti keystone多核架构

高性能定点和浮点dsp。

结合新的和创新的c66x dsp内核,

该设备可以以高达850 mhz(对于c6654)

600 mhz(对于c6652)的内核速度运行。

集成了各种子系统可编程平台,

使用了几种创新的组件

技术来最大化设备内和设备间的通信,

从而使各种dsp资源得以高效,无缝地运行。

集成了大量的片上存储器。

除了32kb的l1程序和数据高速缓存外,

还可以将1024kb


专用内存配置为映射的ram或高速缓存。

该系列支持许多高速标准接口,

包括pci express gen2和千兆以太网。

该dsp系列还包括i2c,uart,

多通道缓冲串行端口(mcbsp),

通用并行端口(upp)和16位异步emif,

以及通用cmos io。

具有完整的开发工具集,

其中包括:增强的c编译器,

简化程序设计和调度的程序集优化器

以及用于查看源代码执行情况windows®调试器接口。

keystone多核体系结构提供了一种高性能结构,

用于将risc和dsp内核与专用协处理器和i / o集成在一起。

来源:texasinstruments.如涉版权请联系删除。图片供参考

tms320c6652

高性能,成本优化的单核c66x定点和浮点dsp-600mhz



优势特征:

1个tms320c66x dsp核心子系统(corepac)

c66x定点和浮点cpu内核:c6654最高850 mhz,c6652最高600 mhz

多核共享内存控制器(msmc)

ddr3_emif的存储器保护单元

多核导航器

使用队列管理器的8192多用途硬件队列

零开销传输的基于数据包的dma

周边设备

pcie gen2(仅c6654)

单端口支持1或2通道

每个通道最多支持5 gbaud

千兆以太网(gbe)子系统(仅c6654)

1个sgmii端口(仅c6654)

32位ddr3接口

通用并行端口

两个8位或16位的通道

支持sdr和ddr传输

两个uart接口

两个多通道缓冲串行端口(mcbsp)

i2c接口

32个gpio引脚

spi接口

信号量模块

八个64位定时器

两个片上pll

商业温度:

0°c至85°c

扩展温度:

40°c至100°c

产品概述:

tms320c6652

是基于ti keystone多核架构

高性能定点和浮点dsp。

结合新的和创新的c66x dsp内核,

该设备可以以高达850 mhz(对于c6654)

600 mhz(对于c6652)的内核速度运行。

集成了各种子系统可编程平台,

使用了几种创新的组件

技术来最大化设备内和设备间的通信,

从而使各种dsp资源得以高效,无缝地运行。

集成了大量的片上存储器。

除了32kb的l1程序和数据高速缓存外,

还可以将1024kb


专用内存配置为映射的ram或高速缓存。

该系列支持许多高速标准接口,

包括pci express gen2和千兆以太网。

该dsp系列还包括i2c,uart,

多通道缓冲串行端口(mcbsp),

通用并行端口(upp)和16位异步emif,

以及通用cmos io。

具有完整的开发工具集,

其中包括:增强的c编译器,

简化程序设计和调度的程序集优化器

以及用于查看源代码执行情况windows®调试器接口。

keystone多核体系结构提供了一种高性能结构,

用于将risc和dsp内核与专用协处理器和i / o集成在一起。

来源:texasinstruments.如涉版权请联系删除。图片供参考

热门点击

推荐电子资讯

高通智能手表
Toq的独特之处在于采用了高通独有的低功耗屏幕技术Mi... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式