SN65LVDS100高速差分接收和驱动LVDS或PECL输出PECL电平兼容
发布时间:2019/8/28 15:55:42 访问次数:5165
2gbps lvds
- 51电子网公益库存:
- FFB20UP20DN
- DM9161AEP
- PA4201DN-T7
- M1691RB1U
- 6N137
- TMS9995NL
- TMS9902ANL
- SN75172
- TMB12A03
- ADOP07CP
- A3120
- KA319
- PAL16L8BCN
- GD74LS04N
- NJM3771D2
- YT2604
- LFU6831L
- FU6812
- FU6831N
- FU6831Q
- G3VM-61A1
- HCPL2611
- tle2021
- GD25Q80PCP
- RT-2
- NJU39610D2
- NJM3772D2
- NJM3771D2
- UC3709N
- TC4584BP
- LF412CN
- LM361N
lvpecl和cml转lvds缓冲器
中继器和转换器
描述
sn65lvds100
是高速差分接收器和驱动器
作为中继器连接
接收器接受低压差分信号(lvds)
正射极耦合逻辑(pecl)
或电流模式逻辑(cml)输入信号
速率高达2 gbps
并将其重复为lvds或pecl输出信号
通过器件的信号路径是差分的
用于低辐射发射和最小的附加抖动
sn65lvdt100的输出
为tia / eia-644-a定义的lvds电平
sn65lvdt101的输出与3.3v pecl电平兼容
两条驱动差分传输线均
具有标称100Ω的特性阻抗
sn65lvdt101包含一个110Ω差分线路终端电阻
可减少电路板空间
减少元件数量
并缩短短截线长度
它们不包括sn65lvds100和sn65lvds101中的vbb电压参考
vbb提供的电压基准电压通常低于vcc 1.35 v
用于接收单端输入信号
对于单端3.3 v pecl输入特别有用
当不使用vbb时
它应该是未连接或打开的
所有器件的特点
是在-40°c至85°c的温度范围内工作
特性
专为≥2gbps的信令速率而设计
总抖动<65 ps
mc100ep16的低功耗替代产品
低100 ps(最大)零件到零件偏斜
25 mv的接收器输入阈值滞后
超过0 v至4 v输入电压范围
输入与lvpecl电气兼容
cml和lvds信号电平
3.3v电源操作
lvdt集成了110Ω终端电阻
提供soic和msop
(素材来源:teaxslnstruments.如涉版权请联系删除。特别感谢)
2gbps lvds
- 51电子网公益库存:
- FFB20UP20DN
- DM9161AEP
- PA4201DN-T7
- M1691RB1U
- 6N137
- TMS9995NL
- TMS9902ANL
- SN75172
- TMB12A03
- ADOP07CP
- A3120
- KA319
- PAL16L8BCN
- GD74LS04N
- NJM3771D2
- YT2604
- LFU6831L
- FU6812
- FU6831N
- FU6831Q
- G3VM-61A1
- HCPL2611
- tle2021
- GD25Q80PCP
- RT-2
- NJU39610D2
- NJM3772D2
- NJM3771D2
- UC3709N
- TC4584BP
- LF412CN
- LM361N
lvpecl和cml转lvds缓冲器
中继器和转换器
描述
sn65lvds100
是高速差分接收器和驱动器
作为中继器连接
接收器接受低压差分信号(lvds)
正射极耦合逻辑(pecl)
或电流模式逻辑(cml)输入信号
速率高达2 gbps
并将其重复为lvds或pecl输出信号
通过器件的信号路径是差分的
用于低辐射发射和最小的附加抖动
sn65lvdt100的输出
为tia / eia-644-a定义的lvds电平
sn65lvdt101的输出与3.3v pecl电平兼容
两条驱动差分传输线均
具有标称100Ω的特性阻抗
sn65lvdt101包含一个110Ω差分线路终端电阻
可减少电路板空间
减少元件数量
并缩短短截线长度
它们不包括sn65lvds100和sn65lvds101中的vbb电压参考
vbb提供的电压基准电压通常低于vcc 1.35 v
用于接收单端输入信号
对于单端3.3 v pecl输入特别有用
当不使用vbb时
它应该是未连接或打开的
所有器件的特点
是在-40°c至85°c的温度范围内工作
特性
专为≥2gbps的信令速率而设计
总抖动<65 ps
mc100ep16的低功耗替代产品
低100 ps(最大)零件到零件偏斜
25 mv的接收器输入阈值滞后
超过0 v至4 v输入电压范围
输入与lvpecl电气兼容
cml和lvds信号电平
3.3v电源操作
lvdt集成了110Ω终端电阻
提供soic和msop
(素材来源:teaxslnstruments.如涉版权请联系删除。特别感谢)
热门点击
- ADUM7703单比特数据流芯片数字隔离sinc3数字滤波器
- MMBT2907A-7-F集电极 低功率平面模具结构RoHS标准
- AFE7444四通道宽带RF采样模拟前端(AFE)双DSA 和RF和数
- MAX17536 降压型直流转换高电压和集成DC-DC转换
- MAX31875数据通信设备I2C / SMBus兼容串
- THS3091引脚电源FET和VDSL线路驱动高压任意波形驱动应用
- AWR1843单片76至81 GHz频段,高性能C674x DSP雷达
- BQ25882高度集成 2A 开关模式I2C 串行接口
- TIDA-01537电容隔离从6s到96s监测和保护
- LT8640S-2内控制频率谐波同步降压型稳压Silent Switc