飞利浦半导体
产品speci fi cation
低电压数字伺服处理器和
光盘解码器( CD7LV )
1
特点
SAA7374
的CD-ROM模式
单,双速模式
锁定到光盘模式
完整的纠错策略,T = 2和E = 4
完整的CD图形界面
所有标准解码器功能数字上实现
芯片
FIFO溢出隐蔽的旋转震动
阻力
数字音频接口(EBU ),音频和数据
2和4倍过采样集成数字滤波器,
包括F
s
模式
音频数据的峰值电平检测
在数字静音杀接口DAC停用
所有TDA1301 ( DSIC2 )数字伺服功能,再加上额外的
高级功能
低噪音焦点
在ABEX TCD- 721R , TCD- 725和可玩性提高
TCD- 714光盘
可用于自动对焦的闭环增益控制
和径向循环
脉冲雪橇支持
微控制器负荷低
3
快速参考数据
符号
V
DD
I
DD
f
XTAL
T
AMB
T
英镑
4
参数
电源电压
电源电流
晶振频率
工作环境温度
储存温度
N = 1模式
条件
8
10
55
分钟。
3.0
典型值。
3.3
28
8.4672
35
+70
+125
马克斯。
3.6
V
mA
兆赫
°C
°C
单位
高层次的伺服控制选项
高层次的监控机制
通信可以是经由TDA1301 / SAA7345
兼容总线或I
2
C总线
片上时钟乘法器允许使用的8.4672兆赫
水晶。
2
概述
的SAA7374 ( CD7LV )是低电压的芯片其
结合了CD解码器IC和数字功能
伺服IC 。解码器部分是基于SAA7345
( CD6 )具有改进的误差校正策略。该
伺服部件是基于TDA1301T ( DSIC2 )配
改善中。额外的功能也
被添加。
供应本光盘IC不传达一个隐含的
使用该IC在任何任何专利权的许可
光盘的应用。
订购信息
TYPE
数
包
名字
QFP64
描述
塑料四方扁平的封装; 64导线(导线长度1.6毫米) ;体
14
×
14
×
2.7 mm
VERSION
SOT393-1
SAA7374GP
1998年02月26日
3
飞利浦半导体
产品speci fi cation
低电压数字伺服处理器和
光盘解码器( CD7LV )
5
框图
VSSA2 VDDA1 VSSD1 VSSD3 VDDD1 ( P) VDDD3 ( C)
D4 IrefT VSSA1 VSSA3 VDDA2 VSSD2 VSSD4 VDDD2 ( P)
7
10
1
12
16
2
19
32
39
49
56
30
47
59
SAA7374
手册,全页宽
VRL D1 D2
6
3
4
D3
5
R1
R2
8
9
ADC
PRE-
处理
控制
功能
产量
阶段
26
27
28
RA
FO
SL
VRH
11
VREF
发电机
控制
部分
SCL
SDA
RAB
SILD
52
51
53
54
微控制器
接口
64
LDON
SAA7374
数字
PLL
前端
33
汽车
控制
34
HFIN
HFREF
ISLICE
IREF
15
17
14
18
EFM
解调器
TEST
错误
校正
FL AGS
SRAM
60
音频
处理器
内存
发件人
EBU
接口
31
61
CFLG
MOTO1
MOTO2
TEST1
TEST2
TEST3
20
23
29
SELPLL
CRIN
CROUT
CL16
CL11
CL4
13
21
22
24
25
50
定时
C2FAIL
DOBM
SBSY
SFSY
子
RCK
35
36
38
37
子码
处理器
PEAK
检测
48
解码器
MICRO-
调节器
接口
46
串行数据
接口
多才多艺销
接口
杀
45
44
SCLK
WCLK
数据
EF
状态
58
RESET
57
62
63
42
41
40
43
MBG648
V1
V2
V3
V4
V5
杀
图1框图。
1998年02月26日
4
飞利浦半导体
产品speci fi cation
低电压数字伺服处理器和
光盘解码器( CD7LV )
6
钉扎
符号
V
SSA1
V
DDA1
D1
D2
D3
V
RL
D4
R1
R2
I
REFT
V
RH
V
SSA2
SELPLL
ISLICE
HFIN
V
SSA3
HFREF
I
REF
V
DDA2
TEST1
CRIN
CROUT
TEST2
CL16
CL11
RA
FO
SL
TEST3
V
DDD1(P)
DOBM
V
SSD1
MOTO1
MOTO2
SBSY
SFSY
RCK
子
V
SSD2
V5
1998年02月26日
针
1
(1)
2
(1)
3
4
5
6
7
8
9
10
11
12
(1)
13
14
15
16
(1)
17
18
19
(1)
20
21
22
23
24
25
26
27
28
29
30
(1)
31
32
(1)
33
34
35
36
37
38
39
(1)
40
模拟地1
模拟电源电压1
单极电流输入(中央二极管信号输入)
单极电流输入(中央二极管信号输入)
单极电流输入(中央二极管信号输入)
参考电压输入ADC
单极电流输入(中央二极管信号输入)
单极电流输入(卫星二极管信号输入)
单极电流输入(卫星二极管信号输入)
目前的参考输出的ADC校准
来自ADC的参考电压输出
模拟地2
选择内部时钟倍频PLL是否被使用
从数据限幅器的电流反馈输出
比较器的输入信号
模拟地3
比较器的共模输入
参考电流输出引脚(标称0.5V
DD
)
模拟电源电压2
测试控制输入1 ;该引脚接低电平
晶体/谐振器输入
晶体/谐振器输出
测试控制输入2 ;该引脚接低电平
16.9344兆赫的系统时钟输出
11.2896或5.6448MHz时钟输出(三态)
径向致动器输出
聚焦致动器输出
爬犁控制输出
测试控制输入3 ;该引脚接低电平
数字电源电压1周
双相标志输出(外部缓冲; 3-状态)
数字地面1
马达输出1 ;多功能(三态)
电机输出2 ;多功能(三态)
子码块同步输出(三态)
子码帧同步输出(三态)
子码时钟输入
的P-to -W子码的位输出(三态)
数字地2
多功能的输出引脚5
5
描述
SAA7374