添加收藏夹  设为首页  深圳服务热线:0755-83030533  13751165337
51电子网联系电话:+86-0755-83030533
位置:首页 > IC型号导航 > 首字符Q型号页 > 首字符Q的型号第9页 > QL2003-1PF100I
3.3V和5.0V pASIC 2 FPGA
结合速度,密度,低成本和灵活性
版本C
pASIC 2
亮点
QL2003
最终的Verilog / VHDL芯片解决方案
- 富足,高速互连消除了手工布线
- 灵活的逻辑单元提供了高效率
性能
- 设计工具产生快速,高效的Verilog / VHDL综合
速度,密度,低成本和灵活性于一体的设备
… 3,000
可用ASIC逻辑门,
118 I / O引脚
-16位计数器速度超过200 MHz的
-3000可用ASIC逻辑门, 5000使用的PLD门, 118个I / O
-3-层金属ViaLink
过程对于小芯片尺寸
-100 %路由和引脚维护
3
pASIC 2
先进的逻辑单元和I / O能力
在一个单一的逻辑单元复形函数(最多16个输入)
从逻辑单元片段 - 高门综合利用率
- 完整的IEEE标准的JTAG边界扫描功能
-Individually控制输入/反馈寄存器和操作环境的所有I / O引脚
其他重要的家庭特点
-3.3V和5.0V操作与低待机功耗
-I / O不同设备之间在相同的封装引脚兼容性
-pci兼容(在5.0V ) ,全速33 MHz的实现
由安全保险丝提供 - 高安全性设计
QL2003
框图
192
逻辑
细胞
3-5
QL2003
产品
摘要
该QL2003是3000可用ASIC门, 5000使用的PLD门成员
在pASIC 2系列FPGA 。 pASIC 2 FPGA采用了一种独特的
体系结构,技术和软件工具组合,以提供高
高速,高密度可用,价格低,并在相同的设备的灵活性。
在灵活性和速度化妆pASIC 2设备的高效和高
用硬件描述语言如描述的设计的性能的硅溶液
Verilog和VHDL ,以及原理图。
该QL2003包含192个逻辑单元。 118最大I / O时,
QL2003可在84 - PLCC , 100引脚TQFP和144引脚TQFP
包。
为彻底pASIC家庭,包括QL2003软件支持,是
可通过三种基本套餐。狱卒QuickWorks
提供从设计输入到最完整的FPGA的软件解决方案
逻辑合成(由Synplicity公司) ,放置和路由,以仿真。该
的QuickTools
TM
和QuickChip
TM
封装为设计人员提供了解决方案
谁采用Cadence , Mentor公司新思科技, Viewlogic系, Veribest或其他三阶
第三方工具进行设计输入,综合,或模拟。
特点
共有118个I / O引脚
- 110双向输入/输出引脚,符合PCI标准的5.0V
在-1 / -2速度等级
- 4高驱动输入专用管脚
- 4高驱动输入/分布式网络销
四低偏移(小于0.5ns的)分布式网络
- 两个阵列的网络提供给逻辑单元触发器的时钟,设置和
复位 - 每个驱动由一个只输入引脚
- 提供给F1的逻辑输入2个全局时钟/控制网络,
逻辑单元触发器的时钟,设置,复位;输入和I / O寄存器时钟,复位,
启用;和输出使能控制 - 每一个通过只输入引脚驱动,
或者任何输入或I / O引脚,或任何逻辑单元的输出或I / O单元的反馈
高性能
- 输入+逻辑单元+输出下, 6 ns的延迟
- 数据路径速度超过225 MHz的
- 计数器速度超过200 MHz的
3-6
QL2003
引脚布局图
84引脚PLCC
3
pASIC 2
3-7
QL2003
引脚图
PIN # 76
PIN # 1
100引脚TQFP
pASIC
QL2003-1PF100C
PIN # 51
PIN # 26
144引脚TQFP
PIN # 1
PIN # 109
pASIC
QL2003-1PF144C
PIN # 73
PIN # 37
3-8
QL2003
100和144引脚TQFP表
144
100
TQFP TQFP
1
2
2
NC
3
3
4
4
5
NC
6
5
7
NC
8
6
9
NC
10
7
11
NC
12
NC
13
8
14
NC
15
9
16
10
17
11
18
12
19
13
20
14
21
15
22
16
23
17
24
18
25
NC
26
19
27
NC
28
20
29
21
功能
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
144
100
TQFP TQFP
30
NC
31
NC
32
22
33
NC
34
23
35
NC
36
24
37
25
38
26
39
27
40
28
41
29
42
NC
43
30
44
31
45
NC
46
32
47
33
48
NC
49
34
50
35
51
36
52
NC
53
37
54
38
55
39
56
40
57
41
58
42
功能
GND
I / O
I / O
I / O
I / O
I / O
I / O
I / O
TDI
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
144
100
TQFP TQFP
59
NC
60
43
61
44
62
45
63
NC
64
NC
65
46
66
NC
67
NC
68
NC
69
47
70
48
71
49
72
50
73
51
74
52
75
53
76
54
77
55
78
NC
79
NC
80
NC
81
56
82
NC
83
57
84
NC
85
58
86
NC
87
59
功能
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TRSTB
TMS
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
144
100
TQFP TQFP
88
60
89
61
90
62
91
63
92
64
93
65
94
66
95
67
96
NC
NC
68
97
NC
98
69
99
NC
100
70
101
71
102
NC
103
NC
104
72
105
NC
106
73
107
74
108
75
109
76
110
77
111
78
112
79
113
80
114
NC
115
81
功能
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
I / O
I / O
TCK
STM
I / O
I / O
I / O
VCC
I / O
144
100
TQFP TQFP
116
82
117
83
118
NC
119
84
120
NC
121
NC
122
85
123
NC
124
86
125
87
126
88
127
89
128
90
129
91
130
92
131
NC
132
93
133
NC
134
94
135
NC
136
NC
137
95
138
NC
139
96
140
97
141
98
142
99
143
100
144
1
功能
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TDO
I / O
3
pASIC 2
3-9
3.3V和5.0V pASIC 2 FPGA
结合速度,密度,低成本和灵活性
版本C
pASIC 2
亮点
QL2003
最终的Verilog / VHDL芯片解决方案
- 富足,高速互连消除了手工布线
- 灵活的逻辑单元提供了高效率
性能
- 设计工具产生快速,高效的Verilog / VHDL综合
速度,密度,低成本和灵活性于一体的设备
… 3,000
可用ASIC逻辑门,
118 I / O引脚
-16位计数器速度超过200 MHz的
-3000可用ASIC逻辑门, 5000使用的PLD门, 118个I / O
-3-层金属ViaLink
过程对于小芯片尺寸
-100 %路由和引脚维护
3
pASIC 2
先进的逻辑单元和I / O能力
在一个单一的逻辑单元复形函数(最多16个输入)
从逻辑单元片段 - 高门综合利用率
- 完整的IEEE标准的JTAG边界扫描功能
-Individually控制输入/反馈寄存器和操作环境的所有I / O引脚
其他重要的家庭特点
-3.3V和5.0V操作与低待机功耗
-I / O不同设备之间在相同的封装引脚兼容性
-pci兼容(在5.0V ) ,全速33 MHz的实现
由安全保险丝提供 - 高安全性设计
QL2003
框图
192
逻辑
细胞
3-5
QL2003
产品
摘要
该QL2003是3000可用ASIC门, 5000使用的PLD门成员
在pASIC 2系列FPGA 。 pASIC 2 FPGA采用了一种独特的
体系结构,技术和软件工具组合,以提供高
高速,高密度可用,价格低,并在相同的设备的灵活性。
在灵活性和速度化妆pASIC 2设备的高效和高
用硬件描述语言如描述的设计的性能的硅溶液
Verilog和VHDL ,以及原理图。
该QL2003包含192个逻辑单元。 118最大I / O时,
QL2003可在84 - PLCC , 100引脚TQFP和144引脚TQFP
包。
为彻底pASIC家庭,包括QL2003软件支持,是
可通过三种基本套餐。狱卒QuickWorks
提供从设计输入到最完整的FPGA的软件解决方案
逻辑合成(由Synplicity公司) ,放置和路由,以仿真。该
的QuickTools
TM
和QuickChip
TM
封装为设计人员提供了解决方案
谁采用Cadence , Mentor公司新思科技, Viewlogic系, Veribest或其他三阶
第三方工具进行设计输入,综合,或模拟。
特点
共有118个I / O引脚
- 110双向输入/输出引脚,符合PCI标准的5.0V
在-1 / -2速度等级
- 4高驱动输入专用管脚
- 4高驱动输入/分布式网络销
四低偏移(小于0.5ns的)分布式网络
- 两个阵列的网络提供给逻辑单元触发器的时钟,设置和
复位 - 每个驱动由一个只输入引脚
- 提供给F1的逻辑输入2个全局时钟/控制网络,
逻辑单元触发器的时钟,设置,复位;输入和I / O寄存器时钟,复位,
启用;和输出使能控制 - 每一个通过只输入引脚驱动,
或者任何输入或I / O引脚,或任何逻辑单元的输出或I / O单元的反馈
高性能
- 输入+逻辑单元+输出下, 6 ns的延迟
- 数据路径速度超过225 MHz的
- 计数器速度超过200 MHz的
3-6
QL2003
引脚布局图
84引脚PLCC
3
pASIC 2
3-7
QL2003
引脚图
PIN # 76
PIN # 1
100引脚TQFP
pASIC
QL2003-1PF100C
PIN # 51
PIN # 26
144引脚TQFP
PIN # 1
PIN # 109
pASIC
QL2003-1PF144C
PIN # 73
PIN # 37
3-8
QL2003
100和144引脚TQFP表
144
100
TQFP TQFP
1
2
2
NC
3
3
4
4
5
NC
6
5
7
NC
8
6
9
NC
10
7
11
NC
12
NC
13
8
14
NC
15
9
16
10
17
11
18
12
19
13
20
14
21
15
22
16
23
17
24
18
25
NC
26
19
27
NC
28
20
29
21
功能
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
144
100
TQFP TQFP
30
NC
31
NC
32
22
33
NC
34
23
35
NC
36
24
37
25
38
26
39
27
40
28
41
29
42
NC
43
30
44
31
45
NC
46
32
47
33
48
NC
49
34
50
35
51
36
52
NC
53
37
54
38
55
39
56
40
57
41
58
42
功能
GND
I / O
I / O
I / O
I / O
I / O
I / O
I / O
TDI
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
144
100
TQFP TQFP
59
NC
60
43
61
44
62
45
63
NC
64
NC
65
46
66
NC
67
NC
68
NC
69
47
70
48
71
49
72
50
73
51
74
52
75
53
76
54
77
55
78
NC
79
NC
80
NC
81
56
82
NC
83
57
84
NC
85
58
86
NC
87
59
功能
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TRSTB
TMS
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
144
100
TQFP TQFP
88
60
89
61
90
62
91
63
92
64
93
65
94
66
95
67
96
NC
NC
68
97
NC
98
69
99
NC
100
70
101
71
102
NC
103
NC
104
72
105
NC
106
73
107
74
108
75
109
76
110
77
111
78
112
79
113
80
114
NC
115
81
功能
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
I / O
I / O
TCK
STM
I / O
I / O
I / O
VCC
I / O
144
100
TQFP TQFP
116
82
117
83
118
NC
119
84
120
NC
121
NC
122
85
123
NC
124
86
125
87
126
88
127
89
128
90
129
91
130
92
131
NC
132
93
133
NC
134
94
135
NC
136
NC
137
95
138
NC
139
96
140
97
141
98
142
99
143
100
144
1
功能
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TDO
I / O
3
pASIC 2
3-9
3.3V和5.0V pASIC 2 FPGA
结合速度,密度,低成本和灵活性
版本C
pASIC 2
亮点
QL2003
最终的Verilog / VHDL芯片解决方案
- 富足,高速互连消除了手工布线
- 灵活的逻辑单元提供了高效率
性能
- 设计工具产生快速,高效的Verilog / VHDL综合
速度,密度,低成本和灵活性于一体的设备
… 3,000
可用ASIC逻辑门,
118 I / O引脚
-16位计数器速度超过200 MHz的
-3000可用ASIC逻辑门, 5000使用的PLD门, 118个I / O
-3-层金属ViaLink
过程对于小芯片尺寸
-100 %路由和引脚维护
3
pASIC 2
先进的逻辑单元和I / O能力
在一个单一的逻辑单元复形函数(最多16个输入)
从逻辑单元片段 - 高门综合利用率
- 完整的IEEE标准的JTAG边界扫描功能
-Individually控制输入/反馈寄存器和操作环境的所有I / O引脚
其他重要的家庭特点
-3.3V和5.0V操作与低待机功耗
-I / O不同设备之间在相同的封装引脚兼容性
-pci兼容(在5.0V ) ,全速33 MHz的实现
由安全保险丝提供 - 高安全性设计
QL2003
框图
192
逻辑
细胞
3-5
QL2003
产品
摘要
该QL2003是3000可用ASIC门, 5000使用的PLD门成员
在pASIC 2系列FPGA 。 pASIC 2 FPGA采用了一种独特的
体系结构,技术和软件工具组合,以提供高
高速,高密度可用,价格低,并在相同的设备的灵活性。
在灵活性和速度化妆pASIC 2设备的高效和高
用硬件描述语言如描述的设计的性能的硅溶液
Verilog和VHDL ,以及原理图。
该QL2003包含192个逻辑单元。 118最大I / O时,
QL2003可在84 - PLCC , 100引脚TQFP和144引脚TQFP
包。
为彻底pASIC家庭,包括QL2003软件支持,是
可通过三种基本套餐。狱卒QuickWorks
提供从设计输入到最完整的FPGA的软件解决方案
逻辑合成(由Synplicity公司) ,放置和路由,以仿真。该
的QuickTools
TM
和QuickChip
TM
封装为设计人员提供了解决方案
谁采用Cadence , Mentor公司新思科技, Viewlogic系, Veribest或其他三阶
第三方工具进行设计输入,综合,或模拟。
特点
共有118个I / O引脚
- 110双向输入/输出引脚,符合PCI标准的5.0V
在-1 / -2速度等级
- 4高驱动输入专用管脚
- 4高驱动输入/分布式网络销
四低偏移(小于0.5ns的)分布式网络
- 两个阵列的网络提供给逻辑单元触发器的时钟,设置和
复位 - 每个驱动由一个只输入引脚
- 提供给F1的逻辑输入2个全局时钟/控制网络,
逻辑单元触发器的时钟,设置,复位;输入和I / O寄存器时钟,复位,
启用;和输出使能控制 - 每一个通过只输入引脚驱动,
或者任何输入或I / O引脚,或任何逻辑单元的输出或I / O单元的反馈
高性能
- 输入+逻辑单元+输出下, 6 ns的延迟
- 数据路径速度超过225 MHz的
- 计数器速度超过200 MHz的
3-6
QL2003
引脚布局图
84引脚PLCC
3
pASIC 2
3-7
QL2003
引脚图
PIN # 76
PIN # 1
100引脚TQFP
pASIC
QL2003-1PF100C
PIN # 51
PIN # 26
144引脚TQFP
PIN # 1
PIN # 109
pASIC
QL2003-1PF144C
PIN # 73
PIN # 37
3-8
QL2003
100和144引脚TQFP表
144
100
TQFP TQFP
1
2
2
NC
3
3
4
4
5
NC
6
5
7
NC
8
6
9
NC
10
7
11
NC
12
NC
13
8
14
NC
15
9
16
10
17
11
18
12
19
13
20
14
21
15
22
16
23
17
24
18
25
NC
26
19
27
NC
28
20
29
21
功能
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
144
100
TQFP TQFP
30
NC
31
NC
32
22
33
NC
34
23
35
NC
36
24
37
25
38
26
39
27
40
28
41
29
42
NC
43
30
44
31
45
NC
46
32
47
33
48
NC
49
34
50
35
51
36
52
NC
53
37
54
38
55
39
56
40
57
41
58
42
功能
GND
I / O
I / O
I / O
I / O
I / O
I / O
I / O
TDI
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
144
100
TQFP TQFP
59
NC
60
43
61
44
62
45
63
NC
64
NC
65
46
66
NC
67
NC
68
NC
69
47
70
48
71
49
72
50
73
51
74
52
75
53
76
54
77
55
78
NC
79
NC
80
NC
81
56
82
NC
83
57
84
NC
85
58
86
NC
87
59
功能
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TRSTB
TMS
I / O
I / O
I / O
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
144
100
TQFP TQFP
88
60
89
61
90
62
91
63
92
64
93
65
94
66
95
67
96
NC
NC
68
97
NC
98
69
99
NC
100
70
101
71
102
NC
103
NC
104
72
105
NC
106
73
107
74
108
75
109
76
110
77
111
78
112
79
113
80
114
NC
115
81
功能
I / O
I
ACLK / I
VCC
I
GCLK / I
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
I / O
I / O
TCK
STM
I / O
I / O
I / O
VCC
I / O
144
100
TQFP TQFP
116
82
117
83
118
NC
119
84
120
NC
121
NC
122
85
123
NC
124
86
125
87
126
88
127
89
128
90
129
91
130
92
131
NC
132
93
133
NC
134
94
135
NC
136
NC
137
95
138
NC
139
96
140
97
141
98
142
99
143
100
144
1
功能
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
GND
I / O
I / O
I / O
VCC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
GND
I / O
I / O
I / O
I / O
TDO
I / O
3
pASIC 2
3-9
查看更多QL2003-1PF100IPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    QL2003-1PF100I
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    QL2003-1PF100I
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    QL2003-1PF100I
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
QL2003-1PF100I
√ 欧美㊣品
▲10/11+
8097
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
QL2003-1PF100I
√ 欧美㊣品
▲10/11+
9146
贴◆插
【dz37.com】实时报价有图&PDF
查询更多QL2003-1PF100I供应信息

深圳市碧威特网络技术有限公司