PCKEP14
2.5 V / 3.3 V 1 : 5差分ECL / PECL / HSTL时钟驱动器
版本01 - 2002年10月30日
产品数据
1.描述
该PCKEP14是一个低偏移1至5差分驱动器,设计了时钟分配
记住,接受两个时钟源到输入多路复用器。在ECL / PECL输入
信号可以是差分或单端(如果在V
BB
输出时) 。 HSTL
输入可以当PCKEP14是PECL的条件下操作使用。
该PCKEP14具体来说保证低输出至输出偏斜。优化设计,
布局和处理的装置内最小化倾斜,以及从设备到设备。
以确保紧密歪斜特定网络连接的阳离子被实现,任何差的两侧
输出需要将相同的端接至50
电阻器,即使只有一个输出是
被使用。如果输出对未使用,两路输出可以悬空(未结束)
在不影响歪斜。
常见的使能( EN )是同步的,输出使能在低/禁用
状态。这就避免了一个矮时钟脉冲时,该设备使能/禁止,这可
发生与异步控制。内部IP- FL佛罗里达州运的时钟上落
输入时钟的边沿,因此,所有相关联的特定网络连接的阳离子限制是参照
在时钟输入的下降沿。
该PCKEP14 ,与大多数其它ECL器件,可以从正V操作
CC
供应PECL模式。这将允许使用高性能的PCKEP14
在+ 3.3V或+ 2.5V的系统时钟分配。
2.特点
s
s
s
s
s
s
s
s
s
100ps的设备到设备的歪斜
25 ps的设备内斜
400 ps的典型传播延迟
最高频率> 2 GHz(典型值)
包含温度补偿
PECL和HSTL模式: V
CC
= 2.375 V至3.8 V与V
EE
= 0 V
NECL模式: V
CC
= 0 V与V
EE
=
2.375
V到
3.8
V
LVDS输入兼容
打开输入默认状态。
飞利浦半导体
PCKEP14
2.5 V / 3.3 V 1 : 5差分ECL / PECL / HSTL时钟驱动器
3.管脚信息
3.1钢钉
Q0
Q0
Q1
Q1
Q2
Q2
Q3
Q3
Q4
1
2
3
4
20 VCC
19 EN
18 VCC
17 CLK1
Q0 1
Q0 2
Q1 3
20 VCC
19 EN
18 VCC
PCKEP14PW
Q1 4
Q2 5
Q2 6
Q3 7
Q3 8
Q4 9
Q4 10
17 CLK1
16 CLK1
15 VBB
14 CLK0
13 CLK0
12 CLK_SEL
11 VEE
PCKEP14D
5
6
7
8
9
16 CLK1
15 VBB
14 CLK0
13 CLK0
12 CLK_SEL
11 VEE
Q4 10
002aaa354
002aaa221
图1. SO20引脚CON组fi guration 。
图2. TSSOP20引脚CON组fi guration 。
3.2引脚说明
表1:
符号
Q0-Q4
Q0-Q4
V
EE
CLK_SEL
CLK0 , CLK1
CLK0 , CLK1
V
BB
V
CC
EN
引脚说明
针
1, 3, 5, 7, 9
2, 4, 6, 8, 10
11
12
13, 16
14, 17
15
18, 20
19
描述
正ECL / PECL输出
负ECL / PECL输出
负电源
ECL / PECL有效时钟选择输入。引脚将默认的低电平
当处于打开状态。
ECL / PECL / HSTL CLK输入。引脚默认低电平时,
敞开。
ECL / PECL / HSTL CLK输入。引脚默认为V
CC
/ 2时,
敞开。
参考电压输出
正电源
ECL同步启用
3.2.1
电源连接
小心
所有V
CC
和V
EE
引脚必须连接电源,以保证供电
正确的操作。
MSC895
9397 750 09565
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年10月30日
2 15
飞利浦半导体
PCKEP14
2.5 V / 3.3 V 1 : 5差分ECL / PECL / HSTL时钟驱动器
4.订购信息
表2:
订购信息
包
名字
PCKEP14D
PCKEP14PW
SO20
TSSOP20
描述
塑料小外形封装8脚;体宽7.5毫米
塑料薄小外形封装; 20线索;体宽4.4毫米
VERSION
SOT163-1
SOT360-1
类型编号
5.逻辑图
Q0
1
20
V
CC
Q0
2
19
EN
Q1
3
18
V
CC
Q1
4
D
Q
5
17
CLK1
Q2
16
CLK1
Q2
6
1
0
15
V
BB
Q3
7
14
CLK0
Q3
8
13
CLK0
Q4
9
12
CLK_SEL
Q4
10
11
V
EE
002aaa222
图3的逻辑图。
小心
所有V
CC
和V
EE
引脚必须连接电源,以保证供电
正确的操作。
MSC895
9397 750 09565
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年10月30日
3 15
飞利浦半导体
PCKEP14
2.5 V / 3.3 V 1 : 5差分ECL / PECL / HSTL时钟驱动器
6.功能表
表3:
CLK0
L
H
X
X
X
[1]
功能表
CLK1
X
X
L
H
X
CLK_SEL
L
L
H
H
X
EN
L
L
L
L
H
Q
L
H
L
H
L
[1]
在CLK0或CLK1的下一个负跳变。
7.属性
表4:
ATTRIBUTES
价值
75 k
37.5 k
人体模型
机器型号
带电器件模型
潮湿敏感度,不知疲倦无限超时drypack的
FL可燃性等级
达到或超过JEDEC的特定网络阳离子EIA / JEDS78 IC闩锁测试。
> 2.5千伏
& GT ; 100 V
& GT ; 1千伏
LEVEL 1
UL - 94码V- 0 1/8“
特征
内部输入下拉电阻
内部输入上拉电阻
ESD保护
9397 750 09565
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年10月30日
4 15
飞利浦半导体
PCKEP14
2.5 V / 3.3 V 1 : 5差分ECL / PECL / HSTL时钟驱动器
8.极限值
表5:
极限值
按照绝对最大额定值系统( IEC 60134 ) 。
符号
V
CC
V
EE
V
I
I
OUT
I
BB
T
AMB
T
英镑
R
号(j -a)的
R
日(J -C )
T
SLD
参数
PECL模式电源
NECL模式电源
PECL模输入电压
NECL模输入电压
输出电流
V
BB
源出电流
工作环境温度
存储温度范围
从结点到环境的热阻
从结热阻到外壳
焊接温度
0 LFPM
500 LFPM
条件
V
EE
= 0 V
V
CC
= 0 V
V
EE
= 0 V; V
I
≤
V
CC
V
CC
= 0 V; V
I
≥
V
EE
连续
浪涌
民
-
-
-
-
-
-
0
40
65
-
-
23
-
最大
4.1
4.1
4.1
4.1
50
100
0.1
+85
+150
140
100
41
265
单位
V
V
V
V
mA
mA
mA
°C
°C
° C / W
° C / W
° C / W
°C
9.静态特性
表6:
PECL DC特性
[1]
V
CC
= 2.5 V; V
EE
= 0 V
[2]
符号
I
EE
V
OH
V
OL
V
IH
V
IL
V
IHCMR
参数
电源电流
高电平的输出
电压
低电平输出电压
高电平输入电压
低电平输入电压
高电平输入电压,
共模范围
(差分)
高层次的输入电流
低电平输入电流
输出参考电压
CLK
CLK
V
BB
[1]
[2]
[3]
[4]
[3]
条件
T
AMB
=
40 °C
民
45
典型值
60
最大
75
T
AMB
= +25
°C
民
45
典型值
60
最大
75
T
AMB
= +85
°C
民
45
典型值
60
最大
75
单位
mA
1355 1480 1605 1355 1500 1605 1355 1510 1605毫伏
555
555
720
-
-
805
875
2.5
555
555
1.2
700
-
-
805
875
2.5
555
555
1.2
710
-
-
805
875
2.5
mV
mV
V
[3]
单端
单端
[4]
1335 -
1.2
1620 1335 -
1620 1275 -
1620毫伏
I
IH
I
IL
-
0.5
-
-
150
-
-
-
0.5
-
-
150
-
-
-
0.5
-
-
150
-
-
A
A
A
150
-
150
-
150
-
1075 1165 1265 1065 1165 1265 1085 1180 1270毫伏
设备的设计,以满足本表中所示的DC特定连接的阳离子,热平衡建立后。该电路是在
测试插座或安装在印刷电路板和横向空气溢流大于500 LFPM被保持。
输入和输出参数发生变化1: 1结合V
CC
. V
EE
可以改变0.125 V至
1.3
V.
所有装载50
到V
CC
2 V.
V
IHCMR (分钟)
变化1: 1结合V
EE
, V
IHCMR (最大)
变化1: 1结合V
CC
。在V
IHCMR
范围被引用到的最正侧
差分输入信号。
9397 750 09565
皇家飞利浦电子有限公司2002年版权所有。
产品数据
版本01 - 2002年10月30日
5 15