MR16R1622(4/8/G)AF0
MR18R1622(4/8/G)AF0(1)
表3 :模块连接器垫说明
信号
引脚
A1, A3, A5, A7, A9, A11, A13, A15,
A17, A19, A21, A23, A25, A27, A29,
A31, A33, A39, A52, A60, A62, A64,
A66, A68, A70, A72, A74, A76, A78,
A80, A82, A84, A86, A88, A90, A92,
B1, B3, B5, B7, B9, B11, B13, B15,
B17, B19, B21, B23, B25, B27, B29,
B31, B33, B39, B52, B60, B62, B64,
B66, B68, B70, B72, B74, B76, B78,
B80, B82, B84, B86, B88, B90, B92
B10
B12
B34
A20 , B20 , A22 , B22 , A24
A14
A12
I
I
I
I
I
I
RSL
RSL
V
CMOS
RSL
RSL
RSL
I / O
TYPE
描述
GND
对RDRAM的核心和接口的参考地。 72 PCB
接口垫。
LCFM
LCFMN
LCMD
LCOL4..
LCOL0
LCTM
LCTMN
LDQA8..
LDQA0
LDQB8..
LDQB0
LROW2..
LROW0
LSCK
时钟的主。接口时钟用于接收RSL
从通道的信号。正极性。
时钟的主。接口时钟用于接收RSL
从通道的信号。负极性。
serial命令用来读取和写入控制
寄存器。也可用于电源管理。
列巴。含有控制和地址Infor公司5位总线
息列的访问。
时钟掌握。接口时钟用于传输RSL
信号通道。正极性。
时钟掌握。接口时钟用于传输RSL
信号通道。负极性。
数据总线A. 9位一辆载有读或写数据的字节
通道和RDRAM设备之间。 LDQA8是
在采用x16 RDRAM设备模块不起作用
数据总线B. 9位一辆载有读或写数据的字节
通道和RDRAM设备之间。 LDQB8是非
功能上采用x16 RDRAM设备模块。
行总线。含有控制和地址信息的3位总线
为行访问。
串行时钟输入。时钟源用于读取和写入
到RDRAM的控制寄存器。
这些焊盘是不连接。这24连接器垫
留作将来使用。
时钟的主。接口时钟用于接收RSL
从通道的信号。正极性。
时钟的主。接口时钟用于接收RSL
从通道的信号。负极性。
串行指令输入。引脚用于读取和写入
控制寄存器。也可用于电源管理。
A2,B2, A4,B4 ,A6 ,B6, A8 ,B8, A10
I / O
RSL
B32 , A32 , B30 , A30 , B28 , A28 , B26 ,
A26 , B24
B16 , A18 , B18
A34
A16 , B14 , A38 , B38 , A40 , B40 , A43 ,
B43 , A44 , B44 , A45 , B45 , A46 , B46 ,
A47 , B47 , A48 , B48 , A49 , B49 , A50 ,
B50 , A77 , B79
B83
B81
B59
I / O
RSL
I
I
RSL
V
CMOS
NC
RCFM
RCFMN
RCMD
I
I
I
RSL
RSL
V
CMOS
第3页
1.4版2002年7月