AS9C25256M2036L
AS9C25128M2036L
概述
该AS9C25256M2036L / AS9C25128M2036L是一个高速CMOS 9 / 4.5 - Mbit的同步双端口静态随机存取存储器
设备,组织为262,144 / 131,072 ×36位。它集成了用户灵活的可选流通型/管道输出功能。顺时针
对数据的有效时间为2.8ns ,在250兆赫的“管道输出”的运作模式。
每个端口包含在输入地址寄存器的一个18/17位的线性脉冲串计数器,它可以在整个地址序列循环。后
外部加载与初始地址计数器,它可以递增或持有用于下一循环。一个新的地址,也可以加载或
“上一个已装载”的地址可以被重新访问(重复)使用计数器控制(详细描述如下) 。对控制寄存器,
数据和地址输入端提供最小的建立和保持时间。
存储器阵列采用双端口存储器单元,以允许任何地址的从两个端口同时存取。一个特定的端口可以写
到一定的位置,而另一个端口从相同的位置读数,而且读出的数据的有效性不能保证。然而,该
读端口都被告知通过其碰撞报警信号的可能冲突。通过以上的写入同一位置的结果
同时有一个端口是不确定的。
异步输出使能输入引脚允许输出缓冲器的在任何给定时间异步禁用。字节使能输入
允许单个字节的读/写操作(参见字节控制真值表) 。自动断电功能,通过CE0和CE1控制,
允许芯片上的电路,每一个端口的输入非常低的待机功耗模式。
AS9C25256M2036L / AS9C25128M2036L可以支持3.3V或2.5V的任一个或两个端口的工作电压,这是
通过OPT引脚控制。该设备(VDD)的核心的电源是2.5V 。该器件是256引脚球栅可用
阵列( BGA ) , 208引脚细间距球栅阵列(引脚fpBGA )和208引脚塑料四方扁平封装( PQFP )
地址计数器
该AS9C25256M2036L / AS9C25128M2036L携带的每个端口上的内部18/17位地址计数器,它可以遍历整个
存储器阵列。的地址计数器的功能将在下面进行讨论:
负载:
任何所需的外部地址可以被加载到计数器。这个功能类似于在常规的正常地址加载
回忆。
增量:
地址计数器有能力在内部递增的地址值,有可能覆盖整个存储器阵列。
一旦整个地址空间完成后,计数器将返回。地址计数器不initailized上电,因此已知
位置具有增量操作之前被加载。
HOLD :
计数器寄存器的值可保持无限数量的时钟周期由去断言ADS , INC和RPT投入。
重复:
先前加载的地址(使用有效负荷运转加载)可以重新访问通过认定RPT的输入。一个单独的18/17
位寄存器,称为“镜报寄存器”用于保存上次加载address.This寄存器不上电初始化,因此已知
位置有重复操作(请参阅反控制真值表了解详细信息)之前加载。
9/30/04, v.1.3
半导体联盟
30第3页