添加收藏夹  设为首页  深圳服务热线:0755-83030533  13751165337
51电子网联系电话:+86-0755-83030533
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第767页 > ADSP-21364KBCZ-1AA
a
摘要
SHARC
处理器
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
在ADSP- 2136x处理器可提供333 MHz的
核心指令速率和独特的外设,如digi-
位音频接口, S / PDIF收发, DTCP (数字
传输内容保护协议) ,串行端口
8通道异步采样率转换器,高精度
时钟发生器等。对于完整的订购信息
化,见
订购指南第52页。
高性能, 32位/ 40位浮点处理器
对于高性能处理进行了优化
单指令多数据(SIMD)计算
架构
片上存储器-3M的片上SRAM位
代码与SHARC系列的所有其他成员兼容
核心处理器
定时器
指令
缓存
32位48位
片上存储器有4个街区
块0
SRAM
1M位
1座
SRAM
1M位
BLOCK 2
SRAM
0.5M位
3座
SRAM
0.5M位
只读存储器
2M位
只读存储器
2M位
DAG1
8 4 32
DAG2
8 4 32
节目
SEQUENCER
ADDR
数据
ADDR
数据
ADDR
数据
ADDR
数据
PM地址总线
DM地址总线
PM数据总线
32
32
64
DM数据总线
64
IOA
IOD
IOA
IOD
IOA
IOD
IOA
IOD
PX注册
处理
元素
( PEX )
处理
元素
( PEY )
IOP寄存器
(内存映射)
6
JTAG测试和仿真
SPI
SPORT有
IDP
PCG
计时器
SRC
SPDIF
DTCP
信号
路由
单位
S
图1.功能框图处理器内核
I / O处理器
与外设
SHARC和SHARC徽标是ADI公司的商标。
REV 。一
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2006年ADI公司保留所有权利。
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
主要特点处理器内核
频率为333 MHz ( 3.0纳秒)内核指令速率, ADSP- 2136x
执行2 GFLOPS / 666 MMACS
3M位片上SRAM (块0和1 1M位和0.50M位
在对由核心亲同时访问块2和3)
处理器和DMA
4M位片上ROM(块0和2M位2M比特块1 )
双数据地址产生器( DAG)的有模和位
反转寻址
零开销循环与单循环回路设置, provid-
荷兰国际集团高效的程序排序
单指令多数据(SIMD)体系结构
规定:
两个计算处理单元
并发执行
与其他SHARC系列成员的代码兼容性
装配水平
在并行总线和计算单元允许单
乘法的周期执行(具有或不具有单指令多数据)
操作中, ALU运算,双内存读取或
写和取指令
在持续的内存和内核之间转移
5.4G字节/ s的带宽,在333 MHz内核指令速率
多达12个TDM流的支持,每128个通道
FRAME
扩选择在每个通道的基础上的TDM模式
输入数据端口提供了一个附加的输入路径的亲
处理器核心,可配置为八个信道的串行数据或
七个通道的串行数据,以及多达20位宽paral-
LEL数据通道
信号路由单元提供配置和灵活的CON-
所有组件戴个串行端口之间连接中,有1
SPI接口, 8通道异步采样率CON-
变流器,一个S / PDIF接收器/发射器,三个定时器,一个SPI
口,10中断, 6标志输入, 6标志输出,并
20 SRU I / O引脚( DAI_Px )
两个串行外设接口( SPI ) :主要在专用
销,二次上DAI引脚提供:
通过初级SPI主设备或从串行启动
全双工操作
主从模式,支持多个
漏极开路输出
可编程波特率,时钟极性和相位
3多路复用旗/ IRQ线
1多路复用旗/定时器到期行
专用音频组件
S / PDIF兼容数字音频接收器/发送器
支持:
EIAJ CP- 340 ( CP- 1201 ) , IEC- 958 , AES / EBU标准
左对齐,我
2
S或右对齐串行数据输入,
16-, 18- , 20-或24位字宽(发射器)
双通道模式,单道双变频
(新加坡民防部队)模式
采样速率转换器( SRC )包含了一个串行输入端口,
去加重滤波器,采样率转换器(SRC )和串行
输出端口提供高达-140 dB的SNR性能(见
表2第4页)
支持左对齐,我
2
S, TDM和右对齐
24-, 20-, 18- ,以及16位串行格式(输入)
脉宽调制提供:
配置为四组,每组四个输出16路PWM输出
支持中心对齐或边沿对齐的PWM波形
可以生成两个输出互补信号
配对模式或nonpaired模式独立信号
基于ROM的安全特性包括:
JTAG存取存储器允许有一个64位的密钥
可以分配来限制受保护的存储器区域
在程序控制下访问敏感代码
PLL具有各种各样的软件和硬件的多
钳/分频比
双电压: 3.3 V的I / O , 1.2V的核心
可在136球BGA封装(见
订购指南
第52页)
I / O口
DMA控制器支持:
25 DMA通道之间的传输ADSP- 2136x内部
存储器和各种外设
32位DMA传输的外设时钟速度,并行
用全速处理器执行
异步并行端口可以访问异步
外部存储器
16复用的地址/数据线支持24位地址
外部地址范围与8位数据还是16位地址
外部地址范围具有16位数据
每秒的传输速率55M字节
在一个专用的DMA通道的外部存储器存取
8位到32位和16位到32位的包装选项
可编程的数据周期持续时间: 2 CCLK至31 CCLK
数字音频接口( DAI ),包括六个串口,2个预
Cision公司时钟发生器,一个输入数据端口,三个定时器,一个
S / PDIF收发器, DTCP的加密,一个8通道asynchro-
理性的采样率转换器,一个SPI端口,和一个信号
路由单元
六双数据线,在高达41.67M操作串行端口
在每个数据位/秒线各具有时钟,帧同步,并
可以被配置为接收器或两条数据线
发射器对
左对齐采样对和我
2
的支持下,可编程
方向多达24个同时接收或发送
使用两个I通道
2
每个S-兼容的立体声设备
串行端口
电信TDM接口的支持,包括
较新的电话接口128 TDM通道支持
如H.100 / H.110
REV 。一
|页52 2 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
目录
摘要................................................. ............... 1
主要特点处理器内核.................................. 2
输入/输出功能............................................ 2
专用音频组件.................................. 2
概述................................................ ..4
SHARC系列核心架构............................. 5
内存和I / O接口功能............................ 6
开发工具.............................................. 10
附加信息......................................... 11
引脚功能描述........................................ 12
地址数据引脚为标志.................................. 15
地址/数据模式............................................ 15
引导模式................................................ ........ 15
核心指令速率为CLKIN比模式............. 15
ADSP- 2136x规格....................................... 16
工作条件........................................... 16
电气特性........................................ 16
包装信息............................................ 17
最大功率耗散................................. 17
绝对最大额定值................................... 17
ESD敏感度................................................ .... 17
时序规格........................................... 18
输出驱动电流.......................................... 46
测试条件................................................ ... 46
电容负载............................................... 46
热特性........................................ 47
136球BGA引脚配置............................... 48
外形尺寸................................................ 51
表面贴装设计.......................................... 51
订购指南................................................ ...... 52
修订历史
12月6日 - 修订版0至修订版A
这个版本的数据表结合了ADSP- 21362 ,
ADSP- 21363 , ADSP- 21364 , ADSP- 21365和ADSP- 21366
数据表。在本文档中,这些产品是
称为“ ADSP- 2136x ”除非特征或规范
系统蒸发散适用于特定的处理器。对于每一个比较
处理器见
表2第4页。
额外
包装信息...................................... 17
固定
图6 ,核心时钟和系统时钟的关系
CLKIN ................................................. ................ 18
固定
图24 , IDP主时序............................ 34
这个版本的数据资料只用于BGA部件。备用
LQFP封装(裸焊盘)将在未来提供。
在该选项的信息可在ADSP- 21365
产品页面。看
订购指南............................... 52
REV 。一
|第52 3 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
概述
在ADSP- 2136x SHARC处理器是SIMD的一员
SHARC系列DSP的功能ADI公司的超级Har-
vard架构。该处理器的源代码兼容
与ADSP- 2126x和ADSP- 2116x的DSP ,以及与
在SISD第一代ADSP- 2106x SHARC处理器(了正弦
GLE -指令单数据)模式。在ADSP - 2136x是
32位/ 40位浮点处理器,优化高
高性能汽车音频应用的大导通
片上SRAM和ROM ,多个内部总线以消除I / O
瓶颈,以及创新的数字音频接口( DAI) 。
如图所示的功能框图。
第1页,
ADSP- 2136x采用两个计算单位,以提供一个显
比上SHARC处理器着的性能提升
在一系列的信号处理算法。制作一个语句
的最先进,高速, CMOS工艺,在ADSP- 2136x proces-
SOR达到3.0 ns的频率为333 MHz指令周期时间。
凭借其SIMD计算硬件的ADSP- 2136x可以
执行频率为333 MHz运行的两个GFLOPS 。
表2
显示各个产品系列的特点
表1
显示性能基准测试的处理器
在333 MHz的运行。
表1.基准( 333兆赫)
速度
基准算法
( 333兆赫)
1024点复数FFT(基数4 ,具有逆转) 27.9
μs
FIR滤波器(每点击)
1
1.5纳秒
1
6.0纳秒
IIR滤波器(每双二阶)
矩阵乘法(流水线)
[3×3] × [3×1]
13.5纳秒
[4×4] × [4×1]
23.9纳秒
除( Y / X )
10.5纳秒
平方根的倒数
16.3纳秒
1
片上ROM( 4M位)
8 - bit或16 - bit并行端口,支持接口场外
片外存储器外设
JTAG测试访问端口
表2. ADSP- 2136x SHARC处理器系列产品特点
ADSP-21362
ADSP-21363
ADSP-21364
ADSP-21365
ADSP-21366
3M位
4M位
是的
是的
是的
No
128分贝
特征
内存
只读存储器
音频
在解码器
只读存储器
1
脉冲宽度
调制
S / PDIF
DTCP
2
SRC
性能
1
3M位
4M位
No
3M位
4M位
No
3M位
4M位
No
3M位
4M位
是的
是的
是的
是的
128分贝
是的
No
No
无SRC
是的
是的
No
140分贝
是的
是的
是的
128分贝
音频解码算法包括PCM ,杜比数码EX ,杜比定向逻辑IIx技术,
DTS 96/24 , NEO: 6 , DTS ES , MPEG - 2 AAC ,MP3和喜欢低音功能
管理,延迟,扬声器均衡,图形均衡,等等。
解码器/后处理算法相结合的支持,这取决于不同
芯片版本和系统配置。请访问www.analog.com的
完整的信息。
2
在ADSP- 21362和ADSP- 21365处理器提供的数字传输
内容保护协议,专有安全协议。请联系您
ADI公司的销售办事处以获取更多信息。
假设在多通道SIMD模式下的两个文件
的框图
第7页
说明了以下architec-
王兴仁特点:
· DMA控制器
六个全双工串行口
在德迪两个SPI兼容接口端口,小学
cated销,二次上DAI引脚
数字音频接口,其中包括两个精密时钟
发生器( PCG ),输入数据端口(IDP) ,一个S / PDIF
接收器/发送器, 8通道异步采样
率转换器, DTCP加密,六个串口, 8个串行
接口,一个20位的并行输入端口, 10中断, 6旗
输出,六旗投入,三个定时器,以及灵活的信号
路由单元( SRU )
图2
示出了使用精密度样品体育结构
锡安时钟发生器与I接口
2
S ADC和一个余
2
S
DAC具有低得多的时钟抖动比串口会
创造本身。许多其他SRU配置是可能的。
在ADSP- 2136x SHARC继续在业界领先的标
集成的DSP dards ,结合高性能
32位DSP内核集成的片上系统功能。
的框图
第1页,
说明了以下architec-
王兴仁特点:
两个处理元件,其每一个包括一个
ALU,乘法器,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令缓存
PM和DM总线支持4个32位数据的能力
在每一个核心的亲内存和核心之间传输
处理器周期
三个可编程间隔定时器, PWM发生器
化, PWM捕获/脉冲宽度测量,并
外部事件计数器功能
片上SRAM ( 3M位)
REV 。一
|第52 4 |
2006年12月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
ADSP-2136x
CLK OU牛逼
LOC
2
2
3
LK IN
X TA L
LK _C FG1-0
B最优输出跟踪控制FG1 -0
FLA G3-1
RD
WR
FLA G0
直流
( OPTI ONA L)
LK
FS
S.D。 AT
公元1 5-0
香格里拉TCH
一个DD
阿拉木图
OE
WE
CS
PA R A LLEL
POR牛逼
内存
I / O D用EVI CE
控制
D A I_P1
DA I_ P2
DA I_ P3
SR ü
D A I_P 18
D AI _P 19
DA I_ P2 0
S·C LK 0
S FS0
S.D。 0A
S.D。 0B
SP或T0-5
TIME R 5
SPD IF
SR
ID P
S PI
D交流
( OPTI ONA L)
LK
FS
S.D。 AT
LK
FS
ES等
PC GA
P CG B
JTA摹
6
图2. ADSP- 2136x系统示例配置
SHARC系列核心架构
在ADSP - 2136x是代码兼容,在与装配水平
在ADSP- 2126x , ADSP -21160和ADSP- 21161 ,并与
第一代ADSP- 2106x SHARC处理器。该
ADSP- 2136x股与ADSP- 2126x的建筑特色
和ADSP- 2116x SHARC的SIMD处理器,在详细
下面的章节。
存储器和处理元件之间的带宽。
当使用DAG的转移在SIMD模式下的数据,两个数据
值传送用的存储器或寄存器的每个接入
器文件中。
独立,并行计算单位
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单位执行所有操作
系统蒸发散在单个周期。每个处理中的三个单位
元件平行排列,从而最大限度地计算
吞吐量。单一的多功能指令执行的并行
ALU和乘法运算。在SIMD模式下,并行
ALU和乘法器操作发生在两个处理
元素。这些计算单元支持IEEE 32位
单精度浮点, 40位扩展精度
浮点和32位定点数据格式。
SIMD计算引擎
在ADSP- 2136x包含两个计算处理元素
该操作作为单指令多数据ments (SIMD)
引擎。的处理元件被称作PEX和PEY
每个包含一个ALU ,乘法器,移位器和寄存器文件。
PEX始终是积极的,并PEY可以通过设置来启用
在MODE1寄存器PEYEN模式位。当该模式是
使能,相同的指令是在两个处理元素执行
内,但在每一个处理单元上操作的不同数据。
这种架构是高效的执行数学运算密集的信号
处理算法。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。当
SIMD模式下,数据带宽的两倍,需要维持
计算操作中的处理元素。由于
这一要求,进入SIMD模式也将增加一倍
REV 。一
|第52 5 |
数据寄存器文件
通用数据寄存器文件中包含的每个亲
cessing元素。之间的寄存器文件的数据传输
运算单元和数据总线,并存储中间
结果。这10个端口, 32个寄存器(16小学, 16所中学)
寄存器文件,结合ADSP- 2136x增强
2006年12月
地址
数据
SHARC处理器
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
摘要
高性能的32位/ 40位浮点处理器
对于高性能的音频处理优化
单指令多数据(SIMD)计算
架构
片上存储器-3M的片上SRAM位
代码与SHARC系列的所有其他成员兼容
在ADSP- 2136x处理器可提供高达333 MHz的
核心指令速率具有独特audiocentric外设
如数字应用接口,S / PDIF反
ceiver , DTCP (数字传输内容保护
协议) ,串行端口,精密时钟发生器,并
更多。有关完整的订购信息,请参阅
订购
指南第54页。
专用音频组件
S / PDIF兼容数字音频接收器/发送器
8通道异步采样速率转换器( SRC )
配置为四组,每组四个输出16路PWM输出
基于ROM的安全特性包括:
JTAG存取存储器允许有一个64位的密钥
可以分配来限制受保护的存储器区域
在程序控制下访问敏感代码
PLL具有各种各样的软件和硬件的多
钳/分频比
可在136球CSP_BGA和144引脚LQFP_EP
套餐
内部存储器
SIMD核心
指令
缓存
第5阶段
SEQUENCER
块0
的RAM / ROM的
1座
的RAM / ROM的
BLOCK 2
内存
3座
内存
DAG1/2
定时器
DMD 64位
S
DMD 64位
PMD 64位
B0D
64-BIT
B1D
64-BIT
B2D
64-BIT
B3D
64-BIT
PEX
PEY
核心巴士
横栏
内部存储器I / F
PMD 64位
FLAGx / IRQx /
TMREXP
JTAG
外设总线
32-BIT
IOD 32位
MTM /
DTCP
外设总线
IOD BUS
内核定时器
FLAGS 2-0
ASRC
3-0
S / PDIF
TX / RX
PCG
A-B
SPI B
PDAP / SPORT
IDP7-0
5-0
SPI
CORE
FL AGS
PWM
3-0
PP
戴路由/销
PP管脚复用
戴外设
外设
图1.功能框图
SHARC和SHARC徽标是ADI公司的商标。
启摹
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
2011保留所有权利。
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
目录
摘要................................................. .............. 1
专用音频组件.................................... 1
修订历史................................................ ...... 2
概述................................................ 3
SHARC系列核心架构............................ 4
家庭周边建筑................................ 6
I / O处理器的特点........................................... 8
系统设计................................................ ...... 8
开发工具............................................... 9
附加信息........................................ 10
相关信号链.......................................... 10
引脚功能描述....................................... 11
规格................................................. ....... 14
工作条件.......................................... 14
电气特性....................................... 14
包装信息............................................ 15
ESD注意事项................................................ ...... 15
最大功率耗散................................. 15
绝对最大额定值................................... 15
时序规格........................................... 15
输出驱动电流......................................... 44
测试条件................................................ .. 44
电容负载.............................................. 44
热特性........................................ 45
144引脚LQFP_EP引脚配置....................... 46
136球BGA引脚配置............................... 48
封装尺寸............................................... 51
表面贴装设计.......................................... 52
汽车产品.............................................. 53
订购指南................................................ ..... 54
修订历史
3月11日 - 修订版。 F到牧师摹
修订
S / PDIF发射器输入数据定时............. 38
修订
表45 ,
额外
图43
图44
in
144-Lead
LQFP_EP引脚配置.................................... 46
增加了一个额外的模型
汽车产品....... 53
启摹
|
第2页56 | 2011年3月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
概述
在ADSP- 2136x SHARC
处理器是SIMD的一员
SHARC系列DSP的功能ADI公司,超
哈佛架构。该处理器的源代码兼容
与ADSP- 2126x和ADSP- 2116x的DSP ,以及与
在SISD第一代ADSP- 2106x SHARC处理器
(单指令单数据)模式。在ADSP- 2136x是
32位/ 40位浮点处理器优化的高
高性能汽车音频应用。它们含有
大容量片上SRAM和ROM ,多个内部总线来elim-
inate I / O瓶颈,以及创新的数字音频接口
( DAI ) 。
如图所示的功能框图。
第1页,
ADSP- 2136x采用两个计算单位,以提供一个显
比上SHARC处理器着的性能提升
在一系列的信号处理算法。凭借其SIMD的COM
putational硬件方面, ADSP- 2136x可以执行两种
GFLOPS运行频率为333 MHz 。
表2. ADSP- 2136x系列特性
特征
内存
只读存储器
在ROM中的音频解码器
1
脉冲宽度调制
S / PDIF
DTCP
2
SRC的SNR性能
1
表1
显示性能基准测试这些设备。
表2
显示各个产品系列的特点。
表1.基准( 333兆赫)
基准算法
1024点复数FFT(基数4,具有逆转)
FIR滤波器(每点击)
1
IIR滤波器(每双二阶)
1
矩阵乘法(流水线)
[3×3] × [3×1]
[4×4] × [4×1]
除( Y / X )
平方根的倒数
1
速度
( 333兆赫)
27.9 μs
1.5纳秒
6.0纳秒
13.5纳秒
23.9纳秒
10.5纳秒
16.3纳秒
假设在多通道SIMD模式下的两个文件。
ADSP-21362
3M位
4M位
No
是的
是的
是的
-128分贝
ADSP-21363
3M位
4M位
No
是的
No
No
无SRC
ADSP-21364
3M位
4M位
No
是的
是的
No
-140分贝
ADSP-21365
3M位
4M位
是的
是的
是的
是的
-128分贝
ADSP-21366
3M位
4M位
是的
是的
是的
No
-128分贝
音频解码算法包括PCM ,杜比数码EX ,杜比定向逻辑IIx , DTS 96/24 , NEO: 6 , DTS ES , MPEG - 2 AAC ,MP3和功能,如低音管理,延迟,
扬声器均衡,图形均衡,等等。解码器/后处理算法相结合的支持取决于芯片的版本和系统变化
配置。请访问www.analog.com的完整信息。
2
在ADSP- 21362和ADSP- 21365处理器提供的数字传输内容保护协议,专有安全协议。请联系您的ADI公司
销售办事处以获取更多信息。
该图
第1页
示出了两个时钟域,使
了ADSP- 2136x处理器。内核时钟域包含
以下功能:
两个处理元件,其每一个包括一个
ALU,乘法器,移位器和数据寄存器文件
数据地址发生器( DAG1 , DAG2 )
程序定序器与指令缓存
PM和DM总线支持4个32位数据的能力
在每一个核心的亲内存和核心之间传输
处理器周期
一个周期性间隔定时器的引脚
片上SRAM ( 3M位)
片上掩膜可编程ROM( 4M位)
用于仿真和边界扫描的JTAG测试访问端口。
该JTAG通过突破性的用户提供软件调试
分,这允许灵活的异常处理。
该图
第1页
还示出了以下的建筑
产品特点:
处理32位DMA的外设I / O处理器
六个全双工串行口
在德迪两个SPI兼容接口端口,小学
cated销,二次上DAI引脚
8 - bit或16 - bit并行端口,支持接口场外
片外存储器外设
数字音频接口,其中包括两个精密时钟
发生器( PCG ),输入数据端口(IDP) ,一个S / PDIF
接收器/发送器, 8通道异步采样率
变频器, DTCP加密,六个串口, 8个串行接口
面,一个20位的并行输入端口, 10中断, 6旗
输出,六旗投入,三个定时器,以及灵活的信号
路由单元( SRU )
启摹
|
第3页56 |
2011年3月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
SHARC系列核心架构
在ADSP - 2136x是代码兼容,在与装配水平
在ADSP- 2126x , ADSP -21160和ADSP- 21161 ,并与
第一代ADSP- 2106x SHARC处理器。该
ADSP- 2136x股与ADSP- 2126x的建筑特色
和ADSP- 2116x的SIMD SHARC处理器,如图
图2
并在以下部分详细说明。
进入SIMD方式也对使用方法的效果数据是反式
存储器和处理元件之间ferred 。当
SIMD模式下,数据带宽的两倍,需要维持
计算操作中的处理元素。由于
这一要求,进入SIMD模式也将增加一倍
存储器和处理元件之间的带宽。
当使用DAG的转移在SIMD模式下的数据,两个数据
值传送用的存储器的每个接入或
寄存器文件中。
SIMD计算引擎
该处理器包含两个计算处理单元
该操作作为一个单指令,多数据(SIMD)
引擎。的处理元件被称作PEX和PEY
每个包含一个ALU ,乘法器,移位器和寄存器文件。
PEX始终是活动的,并且PEY可以通过设置来启用
在MODE1寄存器PEYEN模式位。当该模式是
使能,相同的指令是在两个处理元素执行
内,但在每一个处理单元上操作的不同数据。
这种架构是高效的执行数学运算密集的信号
处理算法。
独立,并行计算单位
内的每个处理单元的一组计算单元。
所述计算单元包括一个算术/逻辑单元的
( ALU ) ,乘法器和移位器。这些单位执行所有操作
系统蒸发散在单个周期。每个处理中的三个单位
元件平行排列,从而最大限度地计算
吞吐量。单一的多功能指令执行的并行
ALU和乘法运算。在SIMD模式下,并行
ALU和乘法器操作发生在两个处理
元素。这些运算单元支持IEEE 32位,
单精度浮点, 40位扩展精度
浮点和32位定点数据格式。
S
JTAG
定时器中断CACHE
SIMD核心
PM地址24
DMD / PMD 64
第5阶段
程序定序
PM 48数据
DAG1
16x32
DAG2
16x32
PM地址32
DM地址32
PM数据64
系统
I / F
USTAT
4x32-BIT
PX
64-BIT
DM数据64
倍增器
ALU
RF
RX / FX
PEX
16x40-BIT
数据
SWAP
RF
SX / SFX
PEY
16x40-BIT
ALU
倍增器
MRF
80-BIT
MRB
80-BIT
ASTATx
STYKx
ASTATy
STYKy
最高位
80-BIT
无国界医生
80-BIT
图2. SHARC内核框图
启摹
|
第4页56 | 2011年3月
ADSP-21362/ADSP-21363/ADSP-21364/ADSP-21365/ADSP-21366
数据寄存器文件
每个处理单元包括一个通用的数据寄存器
之三文件。计算之间的寄存器文件的数据传输
单元和数据总线,并存储中间结果。这些
10端口, 32个寄存器(16小学, 16所中学)文件,结合
与ADSP- 2136x增强的哈佛结构,使
计算单元和接口之间的无约束的数据流
最终记忆。在PEX的寄存器被称为R0- R15和
在PEY为S0 - S15 。
处理,并在数字滤波器和傅立叶常用
变换。两人的DAG包含足够的寄存器允许
创建多达32个循环缓冲区(小学16寄存器组,
16中学) 。使用DAG自动处理地址指针
环绕,减少开销,提高性能,并SIM-
化了落实。循环缓冲区可以启动和停止在任何
存储器位置。
灵活的指令集
48位指令字容纳了各种并行
操作的简洁的编程。例如,该
处理器可以有条件地执行一个乘法,一个插件,和
在这两个处理单元,同时减去分支和fetch-
从存储器-所有荷兰国际集团多达4个32位值中的一个单
指令。
上下文切换
许多处理器的寄存器有二次寄存器
可以在中断服务的情况下快速启动
开关。在寄存器文件中的数据寄存器,该寄存器的DAG ,
和乘法器结果寄存器都有辅助寄存器。
主寄存器活性复位,而次级
寄存器由控制位在一个模式控制寄存器激活。
片上存储器
该处理器包含内部SRAM和4M位的3M位
内部ROM 。每个块可以为不同的配置
代码和数据的存储组合(见
表3)。
内存模块支持单周期,独立访问由
核心处理器和I / O处理器。该处理器的存储器
建筑,在其独立的片上总线相结合,
允许从芯2的数据传输,一个来自I / O的
处理器,在一个周期。
对SRAM可配置为最多的96K字
32位的数据, 192K字的16位数据, 64K字的48位
指令(或40位的数据) ,或不同的字的组合
尺寸高达3M位。所有的存储器的可被访问的16位
32位, 48位,或64位的字。 16位浮点存储
格式所支持的有效地加倍的数据量
可存储在芯片上。 32位之间的转换
浮点和16位浮点格式是在执行
单个指令。而每个存储块可以存储combi-
代码和数据的国家,访问是最有效的之一,当
块存储使用的DM总线,用于传输数据,另一
块存储指令和使用PM总线进行数据
接送。
使用DM总线和PM总线,有一个公交专用于
每个存储器块,确保单周期执行两个
数据传输。在这种情况下,指令必须是可用的
缓存。
通用寄存器
通用寄存器是通用寄存器。该
USTAT ( 4 )寄存器,可方便的位操作(设置,清除,
切换,测试, XOR)对所有的系统寄存器(控制/状态)
的核心。
数据总线交换寄存器( PX )允许将数据传递
64位的PM数据总线和64位DM数据总线之间,或在
40位寄存器文件和PM / DM数据总线之间。这些
寄存器包含硬件来处理的数据宽度的差异。
定时器
核心定时器可以产生周期性的软件中断。该
核心定时器可配置为使用FLAG3作为定时器到期
信号。
指令和四操作数的单周期取
该处理器采用的增强型Harvard架构
该数据存储器(DM)的总线传输的数据和亲
克存储器(PM)的总线传输指令和数据
(见
图2)。
与它的独立的程序和数据存储器
总线和片上高速缓存的指令,处理器可以simulta-
neously提取4个操作数( 2对每个数据总线)和一个
指令(从高速缓存) ,在一个单一的周期。
指令缓存
该处理器包括一个片上的指令高速缓存
使三总线操作的取指令和四
数据值。缓存是有选择性的,只有他的指令
获取与PM总线的数据访问冲突被缓存。这
高速缓存允许全速执行核心循环操作
诸如数字滤波器的乘法累加和FFT蝶形
处理。
片上存储器带宽
内部存储器架构允许在三个访问
同时任何四个块,假设没有块CON-
flicts 。总带宽的获得与DMD和PMD公共汽车
( 2× 64位,核心CLK)和IOD总线(32位, PCLK ) 。
基于ROM的安全性
该处理器具有ROM的安全功能,提供硬
为防止保护用户的软件代码洁具支持
非法读取从内部码。当使用此
功能时,处理器不启动加载任何外部代码, exe-
从内部ROM三个琴键只。此外,该
处理器不通过JTAG端口可以自由进出。相反,一
唯一的64位密钥,这必须通过JTAG扫描中
数据地址发生器具有零开销硬件
循环缓冲器支持
该处理器的两个数据地址产生器( DAG)的使用
对于间接寻址和实施循环数据缓冲区
在硬件上。循环缓冲区允许高效的编程
延时线和其他数据结构需要在数字信号
启摹
|
第5页56 |
2011年3月
查看更多ADSP-21364KBCZ-1AAPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息
    电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
    联系人:Sante Zhang/Mollie
    地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
    深圳地址:深圳市龍崗區坂田街道永香路創匯

    ADSP-21364KBCZ-1AA
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋316室

    ADSP-21364KBCZ-1AA
    -
    -
    -
    -
    终端采购配单精选

    QQ: 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

    电话:0755-23063133/23042311
    联系人:谭小姐
    地址:广东省深圳市福田区华强北赛格广场58层5808室

    ADSP-21364KBCZ-1AA
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 点击这里给我发消息

电话:0755-83502530
联系人:李小姐
地址:深圳市福田区振华路122号海外装饰大厦A座1606室
ADSP-21364KBCZ-1AA
Analog Devices Inc.
18+
12888
N/A
原厂原装,专业分销
QQ: 点击这里给我发消息
电话:0512-67241533
联系人:王川
地址:虎丘区龙湖中心1302室
ADSP-21364KBCZ-1AA
ADI
2205+
3734
BGA136
一级代理,全新原装正品,公司现货!
QQ: 点击这里给我发消息 点击这里给我发消息

电话:+86 18025419171
联系人:江小姐
地址:福田区赛格广场5610B
ADSP-21364KBCZ-1AA
ADI
22+
3251
CSP-BGA
ADI原厂窗口,华南区一级分销商/军用单位指定合供方/只做原装,自家现货
QQ: 点击这里给我发消息

电话:15507540751
联系人:朱先生
地址:福田区海外装饰大厦A座1212
ADSP-21364KBCZ-1AA
ADI
23+
2518
BGA136
原厂原装正品
QQ: 点击这里给我发消息

电话:0755-83205975
联系人:雷小姐,李小姐
地址:深圳市福田区华强北路赛格科技园四栋西6楼6C09
ADSP-21364KBCZ-1AA
ADI/亚德诺
24+
32000
QFP
原装现货库存,只做原装正品,价格优势!
QQ: 点击这里给我发消息
电话:010-86227918、86227478、86227918、86227478
联系人:销售部(可以开17%增票)
地址:★★★★★北京市海淀区上地十街辉煌国际大厦4号楼B座16室
ADSP-21364KBCZ-1AA
2500
AD
▊代理渠道!原装货▊
QQ: 点击这里给我发消息 点击这里给我发消息

电话:0755-83228087
联系人:朱先生
地址:深圳市福田区振兴路156号上步工业区405栋316室
ADSP-21364KBCZ-1AA
ADI(亚德诺)
23+
8000
N/A
只做原装 正品现货
QQ: 点击这里给我发消息

电话:0755-82517859/82865294
联系人:唐先生
地址:深圳市福田区深南中路电子科技大厦A座36楼C09室(本公司为一般纳税人,可开增值税发票)
ADSP-21364KBCZ-1AA
ADI/亚德诺
24+
60000
BGA
假一罚十,原装进口正品现货供应,价格优势。
QQ: 点击这里给我发消息 点击这里给我发消息
电话:82571829 29059095 83798256 82786758 82577629
联系人:曾小姐
地址:深圳市福田区华强北街道荔村社区华强北路2008号华联发综合楼810-812
ADSP-21364KBCZ-1AA
AD
23+
172
原装正品部分现货
★★【军工偏冷门】专业独特渠道诚信第一合作双赢!商务QQ:1925232495电话0755-2905
QQ: 点击这里给我发消息

电话:13480301972
联系人:陈先生
地址:福田区中航路华强北街道国利大厦2030
ADSP-21364KBCZ-1AA
ADI/亚德诺
23+
28000
QFP
全新原装正品优势库存
查询更多ADSP-21364KBCZ-1AA供应信息

深圳市碧威特网络技术有限公司