ADC12041
引脚说明
PLCC和
SSOP PKG 。
引脚数
5
6
10
V
IN
+
V
IN
V
REF
+
模拟ADC输入。 V
IN
+是所述非反相(正)输入和V
IN
- 是反相(负)
输入到ADC 。
正参考输入。的工作电压范围为这个输入为1V
≤
V
REF
+
≤
V
A
+ (见
科幻gure
3
和
科幻gure 4 ) 。
该引脚应旁路用的10的并联组合至少AGND
μF和0.1μF (陶瓷)电容器。该电容应尽量靠近一部分
可能。
负基准电压输入。的工作电压范围为这个输入是0V
≤
V
REF
≤
V
REF
+ -1 (见
科幻gure 3
和
科幻gure 4 ) 。
该引脚应旁路用的并联组合至少AGND
一个10 μF和0.1 μF (陶瓷)电容器。该电容应尽量靠近一部分
可能。
该引脚在上电时的逻辑状态决定写信号( WR)的哪个边沿锁存
来自数据总线的数据。如果接低电平时, ADC12041将数据锁存器上的WR的上升沿
信号。如果连接到逻辑高时,数据将在WR信号的下降沿锁存。状态
该引脚不能上电后改变。
SYNC引脚可被编程为
输入
或
输出。
配置寄存器的位B4
控制该引脚的功能。当设置为输入引脚( B4 = 1 ) ,在此上升沿
销使ADC的采样和保持,以保持模拟输入信号,并开始转换。当
编程为一个输出引脚(B4 = 0 ) , SYNC引脚为高电平时,转换开始,
完成后返回低电平。
该ADC12041的13位数据总线。 D12是最显著位和D0是最低显著。该
8位或13位数据总线宽度的BW (总线宽度)位配置寄存器( B3 )的选择。
当
BW
位
清除
(BW = 0), D7-D0是活性和D12 -D8总是处于三态
.
当带宽位被置位(BW = 1), D12 -D0是活动的。
时钟输入引脚用来驱动ADC12041 。公司经营范围为0.05 MHz到12 MHz的。
WR为低电平有效的写控制输入引脚。逻辑低电平在这个引脚和CS将使
数据引脚D12 -D0的输入缓冲器。在这个引脚上的信号所使用的ADC12041到锁存
数据D12 -D0 。中的wmode引脚上电时的感觉将决定WR的哪条边
信号的ADC12041将在数据锁存器。见WMODE引脚说明。
RD为低电平有效的读控制输入引脚。在这个引脚和CS的一个逻辑低电平将启用活动
输出缓冲器以驱动数据总线。
CS为低电平有效片选输入引脚。配合使用的WR和RD信号
控制数据总线的有源数据总线输入/输出缓冲器。
RDY为低电平有效输出引脚。在这个引脚上的信号指示,当一个请求的功能有
开始或结束。请参见
功能说明
和数字信号的时序图,用于更
细节。
模拟电源输入引脚。该器件的工作电源电压范围为+ 5V
±
的10%。精度
仅当在V保证
A
+和V
D
+被连接到相同的电位。该引脚应
旁路到AGND与一个10 μF的并联组合和一个0.1 μF (陶瓷)电容器。该
电容应尽量靠近器件尽可能的电源引脚。
模拟接地引脚。这是该设备的模拟电源的接地连接。它应该连接
通过低电阻和低电感接地返回给系统供电。
数字电源输入引脚。该器件的工作电源电压范围为+ 5V
±
的10%。精度
仅当在V保证
A
+和V
D
+被连接到相同的电位。该引脚应
旁路至DGND的10 μF并联组合和一个0.1 μF (陶瓷)电容器。该
电容应尽量靠近器件尽可能的电源引脚。
数字接地引脚。这是设备的数字电源的接地连接。它应该连接
通过低电阻和低电感接地返回给系统供电。
针
名字
描述
9
V
REF
4
WMODE
27
SYNC
12–20
23–26
D0–D8
D9–D12
28
1
CLK
WR
2
3
11
RD
CS
RDY
7
V
A
+
8
21
AGND
V
D
+
22
DGND
3
www.national.com