24LC21A
1K 2.5V双模式I
2
C
串行EEPROM
特点
到2.5V单电源供电,工作下来
完全实现DDC1 / DDC2
接口显示器identi网络阳离子,包括
恢复DDC1
引脚和功能与24LC21兼容
低功耗CMOS技术
- 1 mA典型工作电流
- 10
A
待机电流典型值5.5V
2线串行接口总线,I
2
C兼容
100千赫( 2.5V )和400 kHz ( 5V )的兼容性
自定时写周期(包括自动擦除)
多达8个字节页写缓冲
百万次擦/写保证
数据保留和GT ; 200年
ESD保护> 4000V
8引脚PDIP和SOIC封装
可用于扩展级温度范围
- 商业( C) :
0 ° C至+ 70°C
- 工业级(I ) :
-40 ° C至+ 85°C
封装类型
PDIP
NC
NC
NC
V
SS
SOIC
NC
NC
NC
VSS
1
24LC21A
2
3
4
8
7
6
5
VCC
VCLK
SCL
SDA
1
24LC21A
2
3
4
8
7
6
5
VCC
VCLK
SCL
SDA
框图
高压发生器
描述
Microchip Technology Inc.的24LC21A是一个128 ×8位
双模电可擦除的PROM 。该装置是
在需要存储的应用程序设计用于与
配置和控制的串行传输的信息
化。两种操作模式已经实现:
发送-only模式和双向模式。上
电时,该装置将在发送的唯一模式,
发送从00h的存储器阵列的串行比特流
至7Fh ,主频由VCLK引脚。一个有效的高到低
在SCL引脚的转换将使器件进入
过渡模式,寻找一个有效的控制字节
在我
2
C总线。如果它检测到从一个有效的控制字节
主人,它会切换到双向模式,以字节
存储器阵列的可选择的读/写能力
使用SCL 。如果没有接收到控制字节,该装置将
恢复到发送-only模式收到128后
连续VCLK脉冲,同时SCL引脚处于闲置状态。该
24LC21A可在一个标准的8引脚PDIP和
SOIC封装,在商业和工业
温度范围。
I / O
控制
逻辑
内存
控制
逻辑
XDEC
EEPROM
ARRAY
页锁存器
SDA
SCL
YDEC
VCLK
SENSE AMP
R / W控制
V
CC
V
SS
引脚功能表
名字
V
SS
SDA
SCL
VCLK
V
CC
NC
功能
地
串行地址/数据I / O
串行时钟(双向模式)
串行时钟(发送-only模式)
+ 2.5V至5.5V电源
无连接
DDC是视频电子标准的一个注册商标
公会。
I
2
C是飞利浦公司的商标。
2003 Microchip的技术公司
DS21160F第1页
24LC21A
1.0
电气特性
绝对最大额定值
()
V
CC
.............................................................................................................................................................................7.0V
所有输入和输出w.r.t. V
SS
.........................................................................................................................................-
0.6V至V
CC
+1.0V
储存温度...............................................................................................................................-65°C至+ 150°C
环境温度与功耗应用................................................................................................-65°C至+ 125°C
所有引脚的ESD保护
......................................................................................................................................................≥
4千伏
注:上述“绝对最大额定值”,可能会造成永久性的损坏
该设备。这是一个额定值,设备的功能操作在这些或任何其他条件
超出本规范的业务列表显示不暗示。暴露在绝对最大额定值
长时间条件下可能影响器件的可靠性。
表1-1:
DC特性
V
CC
= + 2.5V至5.5V
商业( C) :T已
A
= 0 ° C至+ 70°C
工业级(I ) :
T
A
= -40 ° C至+ 85°C
符号
V
IH
V
IL
V
IH
V
IL
V
HYS
V
OL1
V
OL2
I
LI
I
LO
C
IN
, C
OUT
I
CC
写
I
CC
读
I
CCS
民
0.7 V
CC
—
2.0
—
.05 V
CC
—
—
—
—
—
—
—
—
—
最大
—
0.3 V
CC
—
0.2 V
CC
—
0.4
0.6
±1
±1
10
3
1
30
100
单位
V
V
V
V
V
V
V
A
A
pF
mA
mA
A
A
V
CC
≥
2.7V
(注)
V
CC
& LT ; 2.7V
(注)
(注)
I
OL
= 3毫安, V
CC
= 2.5V
(注)
I
OL
= 6毫安, V
CC
= 2.5V
V
IN
= 0.1V至V
CC
V
OUT
= 0.1V至V
CC
V
CC
= 5.0V
(注)
T
A
= 25 ° C,F
CLK
= 1兆赫
V
CC
= 5.5V
V
CC
= 5.5V , SCL = 400千赫
V
CC
= 3.0V , SDA ,SCL = = V
CC
V
CC
= 5.5V , SDA ,SCL = = V
CC
V
CLK
= V
SS
条件
DC特性
参数
SCL和SDA引脚:
高电平输入电压
低电平输入电压
输入电平VCLK引脚:
高电平输入电压
低电平输入电压
施密特触发器输入迟滞
低电平输出电压
低电平输出电压
输入漏电流
输出漏电流
引脚电容(所有输入/输出)
工作电流
待机电流
注意:
此参数是周期性采样,而不是100 %测试。
DS21160F第2页
2003 Microchip的技术公司
24LC21A
表1-2:
AC特性
符号
F
CLK
T
高
T
低
T
R
T
F
T
HD
:
STA
T
SU
:
STA
T
HD
:
DAT
T
SU
:
DAT
T
SU
:
申通快递
T
AA
T
BUF
VCC = 2.5-5.5V
标准模式
民
时钟频率
时钟高电平时间
时钟低电平时间
SDA和SCL上升时间
SDA和SCL下降时间
START条件保持时间
启动条件建立时间
数据输入保持时间
数据输入建立时间
停止条件的建立时间
时钟输出有效
总线空闲时间
—
4000
4700
—
—
4000
4700
0
250
4000
—
4700
最大
100
—
—
1000
300
—
—
—
—
—
3500
—
VCC = 4.5 - 5.5V
快速模式
民
—
600
1300
—
—
600
600
0
100
600
—
1300
最大
400
—
—
300
300
—
—
—
—
—
900
—
千赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
备注
参数
(注1 )
(注1 )
在此期限之后的第一个时钟
产生的脉冲
仅与重复
启动条件
(注2 )
T
OF
输出下降时间从V
IH
最低至V
IL
最大
输入滤波器尖峰suppres-牛逼
SP
锡永( SDA和SCL引脚)
写周期时间
T
WR
发送-only模式参数
输出VCLK有效
T
VAA
VCLK高时间
T
VHIGH
VCLK低电平时间
T
VLOW
VCLK建立时间
T
VHST
VCLK保持时间
T
SPVL
模式转变时
T
VHZ
发射只有电
T
VPU
时间
输入滤波器尖峰suppres-牛逼
SPV
锡永( VCLK引脚)
耐力
—
注1 :
2:
3:
4:
—
—
—
—
4000
4700
0
4000
—
0
—
1M
250
50
10
2000
—
—
—
—
1000
—
100
—
20 + 0.1
C
B
—
—
—
600
1300
0
600
—
0
—
1M
250
50
10
1000
—
—
—
—
500
—
100
—
ns
ns
ms
ns
ns
ns
ns
ns
ns
ns
ns
周期
(注2 )
时间总线必须是自由的
新传输之前
可以启动
(注1 ) ,
C
B
≤
100 pF的
(注3)
字节和页模式
25 ° C, VCC = 5.0V ,座
模式
(注4 )
未经100%测试。
B
=在pF的总线上的总电容。
作为发送器,器件必须提供内部最小延迟时间,以弥补理解过程把网络定义区域
(最低300纳秒) SCL的下降沿,以避免产生意外的启动或停止条件。
合并牛逼
SP
和V
HYS
规格有因施密特触发器输入,其提供噪音和
尖峰抑制。这省去了为T
I
特定网络阳离子标准操作。
该参数没有进行测试,但性能可以保证。对于一个具体的估计耐用
应用程序,请参考这可以从我们的网站上获得的Total Endurance模型。
2003 Microchip的技术公司
DS21160F第3页
24LC21A
3.0
双向模式
前24LC21A可以切换到
双向模式(图3-1) ,它必须输入
过渡模式,这是通过施加有效完成
高至低的双向模式,时钟跳变
( SCL ) 。一旦它进入过渡模式,它看起来
对于一个控制字节1010 000X上的余
2
C总线和
开始指望VCLK脉冲。任何高到低跃迁
化在SCL线将重新计数。如果它看到一个
128对VCLK脉冲计数,而SCL线处于空闲状态,
它会恢复到发送-only模式,并
发送的内容开始于最高有效
在地址00H位。然而,如果检测到所述控制
在I字节
2
C总线, (图3-2 ),它会切换到
在双向模式。一旦该装置已取得
在转换到双向模式,以唯一的方式
开关设备回发送- only模式是
从设备的电源。模式转变
过程被详细地示于图3-3 。
一旦设备已经切换成双向
模式中, VCLK输入被忽略,与
不同的是一个逻辑高电平的是为了使
写能力。该模式支持一个两线
双向数据传输协议(我
2
C ) 。在这
协议的设备发送总线上的数据是德网络斯内德
为发射机和接收数据的装置
从总线是德音响定义为接收器。在一定的总线
由生成的主设备进行控制
双向模式时钟( SCL),控制访问
总线并产生起始和停止条件,而
在24LC21A充当奴隶。主机和从机
可以作为发送器或接收器,但由主操作
设备确定哪种模式被激活。在
双向模式下, 24LC21A只响应
命令的设备1010 000X 。
图3-1:
模式
SCL
WITH RECOVERY模式转移到发送-only模式
发送
只
双向
TVHZ
恢复发送-only模式
(以00H数据MSB )
SDA
VCLK数=
VCLK
1
2
3
4
127 128
Bit8
图3-2:
发送
唯一模式
模式
SCL
SDA
VCLK数=
VCLK
成功模式过渡到双向模式
有可能的过渡模式,返回到发送-only模式
双向
永久
1
2
n
S 1
0
0
1
0
0
0
0
0
确认
< 128
2003 Microchip的技术公司
DS21160F第5页