位置:51电子网 » 技术资料 » 新品发布

继续封装为一位全加器子电路Fu11Adder

发布时间:2018/2/2 21:32:45 访问次数:1279

   提高性要求:将F adder,ms14全加器设计文件另存为F adder sUBMOD。ms14,这样F adder。ms14文件能被保存下来;而在新文件FJddc廴sUBMOD・ms14设计窗,去掉指示灯等外围元件,再添加5个方形端子,变成如图3,3.14(Θ所示,将它再封装成一位全加器Full~Adder,如图3,3.14(b)所示。 N16P-GX-A2

   

   图3314 继续封装为一位全加器子电路Fu11Adder

   在此同一个设计窗口中调用4个Ful1Addcr,构成串行进位4位加法器,并进行功能仿真,如图3.3,15所示。这里通过开关热键组lA,B,C,D]输入二进制数“0011B”(即十六进制数3H),又通过开关热键组[E,F,G,H]输入二进制数“1111B”(即十六进制数FH),经过串行进位4位加法器的运算,输出结果为十六进制数12H(对应十进制数18D),十进制运算式为3+15=18,结果正确。

   本例是电路的层次设计方法,当设计的电路很大时,在一屏中显示有困难,则可考虑把其中有关联的部分按照子电路来绘制,图3,3.15的左侧是Multisim的设计文件层次显示窗口,里面的文件层次是软件自动生成的;右侧是电路设计调试窗口,对于层次化设计,双击子电路模块Full Adder,打开它的下层文件显示窗口,下层文件中还有子电路hadder,再双击,可以弹出它的底层文件显示窗口。退出底层窗口的办法是单击该窗口右上角的设计窗退出猁按钮,逐级退出,

最后又可回到调试窗口。因此,层次设计方法是一种实用的设计方法。


   提高性要求:将F adder,ms14全加器设计文件另存为F adder sUBMOD。ms14,这样F adder。ms14文件能被保存下来;而在新文件FJddc廴sUBMOD・ms14设计窗,去掉指示灯等外围元件,再添加5个方形端子,变成如图3,3.14(Θ所示,将它再封装成一位全加器Full~Adder,如图3,3.14(b)所示。 N16P-GX-A2

   

   图3314 继续封装为一位全加器子电路Fu11Adder

   在此同一个设计窗口中调用4个Ful1Addcr,构成串行进位4位加法器,并进行功能仿真,如图3.3,15所示。这里通过开关热键组lA,B,C,D]输入二进制数“0011B”(即十六进制数3H),又通过开关热键组[E,F,G,H]输入二进制数“1111B”(即十六进制数FH),经过串行进位4位加法器的运算,输出结果为十六进制数12H(对应十进制数18D),十进制运算式为3+15=18,结果正确。

   本例是电路的层次设计方法,当设计的电路很大时,在一屏中显示有困难,则可考虑把其中有关联的部分按照子电路来绘制,图3,3.15的左侧是Multisim的设计文件层次显示窗口,里面的文件层次是软件自动生成的;右侧是电路设计调试窗口,对于层次化设计,双击子电路模块Full Adder,打开它的下层文件显示窗口,下层文件中还有子电路hadder,再双击,可以弹出它的底层文件显示窗口。退出底层窗口的办法是单击该窗口右上角的设计窗退出猁按钮,逐级退出,

最后又可回到调试窗口。因此,层次设计方法是一种实用的设计方法。


相关IC型号
N16P-GX-A2
暂无最新型号

热门点击

 

推荐技术资料

自制智能型ICL7135
    表头使ff11CL7135作为ADC,ICL7135是... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式