位置:51电子网 » 企业新闻

FM25V02A-GTR

发布时间:2019/5/15 9:51:00 访问次数:58 发布企业:深圳市宇创芯科技有限公司

FM25V02A-GTR

功能概述FM25V02A是一个串行F-RAM存储器。内存阵列是逻辑组织为32768×8位,使用工业标准串行外围接口(SPI)总线。

这个F-RAM的功能操作与串行闪存和串行EEPROM。FM25V02A的主要区别具有相同插脚的串行闪存或EEPROM是F-RAM具有优异的写入性能、高耐久性和低功耗功耗。

内存体系结构访问FM25V02A时,用户地址为32K每个数据位的位置。这八个数据位移位了连续进出。使用SPI访问地址协议,包括芯片选择(允许多个设备在总线上),一个操作码和一个双字节地址。

上部钻头地址范围的值为“不关心”。完整地址每15位指定一个字节地址。FM25V02A的大部分功能要么由SPI控制接口或由车载电路处理。

存取时间因为内存操作基本上是零,超过了时间串行协议需要。也就是说,存储器被读取或以SPI总线的速度写入。

与串行闪存或EEPROM,无需轮询设备是否准备就绪条件,因为写入以总线速度发生。当一个新的总线事务可以转移到设备中,一个写操作是完整的。

这在内存中有更详细的解释第8页的操作。串行外围接口-SPI总线FM25V02A是一个SPI从设备,运行速度加快。到40兆赫。这种高速串行总线提供了高性能与SPI主机的串行通信。

许多常见微控制器具有硬件SPI端口,允许直接接口。使用普通端口模拟端口非常简单不适用于微控制器的插脚。FM25V02A在SPI模式0和3。

SPI概述
SPI是一个具有芯片选择(CS)、串行输入的四针接口。
(SI)、串行输出(SO)和串行时钟(SCK)引脚。
SPI是一个同步串行接口,使用时钟和用于内存访问和支持上的多个设备的数据针数据总线。使用CS激活SPI总线上的设备引脚。

指令芯片选择、时钟和数据之间的关系。通过SPI模式。此设备支持SPI模式0和3。在这两种模式中,数据在上升时被时钟送入F-RAM。

SCK边缘从CS走后的第一个上升边缘开始主动的。SPI协议由操作码控制。这些操作码指定从总线主设备到从设备的命令。CS激活后,从总线传输的第一个字节master是操作码。

在操作码之后,任何地址和然后传输数据。CS必须在操作完成后,才能发出新的操作码。

SPI协议中常用的术语如下:

主端SPI主设备控制SPI总线上的操作。安SPI总线只能有一个主设备和一个或多个从设备设备。

所有从机共享相同的SPI总线和主设备可以使用CS管脚选择任何从设备。所有必须由激活通过将从机的CS销拉低来控制从机。

主人同时生成SCK和所有在SI和所以线路和这个时钟是同步的。

SPI从站SPI从设备由主设备通过芯片激活。选择行。从设备从SPI获取SCK作为输入。所有通信都与此同步时钟。

SPI从机从不启动SPI上的通信总线,仅按主程序的指令操作。FM25V02A作为SPI从机运行,并可共享SPI。与其他SPI从设备的总线。

芯片选择(CS)要选择任何从设备,主设备需要下拉对应的CS销。任何指令都可以发给从机仅当cs针处于低位时设备。

当设备不是选择后,通过SI管脚的数据被忽略,串行输出引脚(SO)保持高阻抗状态。

注:新指令必须从CS的下降沿开始。
因此,每个有源芯片只能发出一个操作码。
选择循环。
串行时钟(SCK)
串行时钟由SPI主机和
CS运行后,通信与该时钟同步。低。FM25V02A启用SPI模式0和3进行数据通信。
在这两种模式中,输入通过
SCK上升沿的从设备和输出被发出
在下降的边缘。因此,SCK的第一上升沿
表示SPI指令的第一位(MSB)到达SI引脚。此外,所有数据输入和输出都是同步的。用SCK。
数据传输(si/so)
SPI数据总线由两条线路组成,用于串行数据的SI和交流。si也被称为master out slave in(mosi)所以被称为master

相关新闻

相关型号