CD74HC4094PWR是八个阶段的串行移位寄存器,它具有一个与每个阶段相关联的存储锁,用于从串行输入到并行缓冲的三个状态输出中来回移动数据。并行输出可以直接连接到公共总线。数据被转换为正时钟转换。当频域输入高时,每个移位寄存器阶段的数据被转移到存储寄存器。当输出信号高时,存储寄存器中的数据出现在输出中。
CD74HC4094PWR两个串行输出可以用于级联数量的这些设备。在QS1串行输出终端上的数据可用于正时钟边缘上的高速运行,以便在时钟上升时间快速的级联系统中高速运行。同样的串行信息,在QS2终端上的下一个负时钟边,提供了一种方法,用于在时钟上升时对这些设备进行级联。
特性
缓冲的输入
独立的串行输出同步到两者
正负时钟边缘的级联
扇出(超过温度范围)
标准输出……10 LSTTL加载
公共汽车司机的输出……15 LSTTL加载
广泛的工作温度范围……-55°C到125°C
平衡传播延迟和过渡时间
与LSTTL相比有显著的功率减少
逻辑集成电路
HC类型
2 v 6 v操作
高噪音免疫:NIL = 30%,NIH = 30%的VCC
在VCC = 5 v
HCT类型
4.5 v至5.5 v操作
直接LSTTL输入逻辑兼容性,
VIL = 0.8V(Max),VIH = 2V(Min)
CMOS输入兼容性,Il≤1μa卷,VOH