位置:51电子网 » 电子资讯 » 行业动态

高速PCB设计中的拓扑结构

发布时间:2018/1/16 19:31:35 访问次数:285

51电子网公益库存:
AD8551ARMZ
BCM5221A4KPT
CDCM6208V1RGZR
DS90CR286AMTDX
EP3C40F484I7N
FTR-B4GA012Z
GD82551IT
HS9001
IDT7005L15PF
JW1FSN-DC12V
LT3060EDC
MAX604ESA
NRF24L01
PEX8112-AA66BI
RFX2401C

      在进行针对电子产品的电磁干扰设计中,开发者们越来越意识到在pcb电路中进行emi处理的重要性。如果能在这一阶段对emi问题进行抑制,那么可以解决6成左右的干扰问题。那么如何在电路板设计过程中最大程度的进行干扰抑制呢?

      在高速的pcb设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成emi的泄漏。建议屏蔽线,每1000mil,打孔接地。http://yishengwei.51dzw.com

      由于pcb板的密度越来越高,很多pcblayout工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的pcb走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加emi的辐射强度。

      时钟信号等高速信号网络,在多层的pcb走线的时候一旦产生了开环的结果,将产生线形天线,增加emi的辐射强度。

      高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加emi的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

      相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加emi辐射。简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。http://yishengwei.51dzw.com

      在高速pcb设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。

      检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

      所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

      退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

      只要在pcb的设计过程中按照这九点规则,就可以在正式针对emi进行控制前成功的避免绝大部分的干扰产生,为后续工作提供非常大的便利。http://yishengwei.51dzw.com

来源:21ic

51电子网公益库存:
AD8551ARMZ
BCM5221A4KPT
CDCM6208V1RGZR
DS90CR286AMTDX
EP3C40F484I7N
FTR-B4GA012Z
GD82551IT
HS9001
IDT7005L15PF
JW1FSN-DC12V
LT3060EDC
MAX604ESA
NRF24L01
PEX8112-AA66BI
RFX2401C

      在进行针对电子产品的电磁干扰设计中,开发者们越来越意识到在pcb电路中进行emi处理的重要性。如果能在这一阶段对emi问题进行抑制,那么可以解决6成左右的干扰问题。那么如何在电路板设计过程中最大程度的进行干扰抑制呢?

      在高速的pcb设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成emi的泄漏。建议屏蔽线,每1000mil,打孔接地。http://yishengwei.51dzw.com

      由于pcb板的密度越来越高,很多pcblayout工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的pcb走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加emi的辐射强度。

      时钟信号等高速信号网络,在多层的pcb走线的时候一旦产生了开环的结果,将产生线形天线,增加emi的辐射强度。

      高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加emi的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

      相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加emi辐射。简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。http://yishengwei.51dzw.com

      在高速pcb设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。

      检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

      所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

      退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

      只要在pcb的设计过程中按照这九点规则,就可以在正式针对emi进行控制前成功的避免绝大部分的干扰产生,为后续工作提供非常大的便利。http://yishengwei.51dzw.com

来源:21ic

上一篇:5G新空口系统开通

下一篇:约束管理器

热门点击

推荐电子资讯

Chrome 31:iOS版发布
iOS版Chrome 31主要更新:   “Au... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式