位置:51电子网 » 电子资讯 » 设计技术

晶心AndesCore N820

发布时间:2017-2-16 15:54:22 访问次数:236

51电子网公益库存:
AD5241B10
AD5241BRZ10
AD5246BKSZ5-RL7
AD524BDZ
AD5282BRUZ50
AD5308ARUZ
AD5310BRT-REEL
AD5317BRUZ
AD5320BRM
AD5320BRT
AD534JH
AD5625RACPZ
AD5648BRUZ-2
AD565AJD
晶心andescore™ n820处理器具有1.82 dmips/mhz的高效能,在90nm lp製程呈现11.4 uw/mhz低动态功耗(dynamic power),达到121dmips/mw的能源效率(power efficiency),是业界领先厂商同级产品的2.5倍。在28hpm的先进製程动态功耗则只有3.1uw/mhz。此优越的性能可以充分支援需要低功耗和高效能的各项应用。晶心andescore™ n820处理器使用andestar™ v3m+指令集架构,并且结合多种突破性的技术,可以令晶片供应商达到最佳的系统效能,最小的程式码(code size),和最小的能量消耗(power consumption)。 除此之外,n820的电源管理指令及提供业界普遍使用的ahb-lite或apb汇流排让客户可以在最短的时间直接无接轨的提升下一代的晶片效能。除此之外,n820提供区域记忆体(local memory)的配置,可以提升存取指令及资料的效率。针对soc常用非挥发性但速度较慢功耗较高的flash记忆体,n820的指令区域记忆体介面可连接选购的flashfetch ip,以caching及prefetching技术大幅提高flash指令存取的效率以及降低整体的功耗。而其spi flash控制器支援execute-in-place的功能,可以让cpu直接执行位于外部的flash的程式码。

晶心科技表示,相对于第一代n8家族的v3m架构,第二代的n820具有来自新的v3m +架构的先进代码压缩技术,程式代码大小平均减少10%,可帮客户降低soc成本。n820实现3r2w寄存器端口,分支预测(branch prediction)和返回位址堆叠(return address stack)的选项,从而在基准效能上提高15%。除16mb的系统定址空间外,n820增加可应用在较大系统环境的4gb选项,并加入可提高程式可靠度的堆叠溢出及不足(stack overflow/underflow)的硬体预警机制。整体而言,n820的效能提升开拓新的应用,虽然其总效能稍低于n9家族,但却有1.5倍的最佳能源效率(power efficiency) ,基本配置(base configuration)的面积则仅有n9的25%。因此n820在soc的成本上更有竞争力。

随著物联网(internet of thing)的应用日趋智慧化及複杂化,对于处理器高效能的需求也日益提升。亚洲首家以原创性32位元微处理器ip与系统晶片设计平台为主要产品的晶心科技(andes),基于andescore™ n8家族第一代处理器的成功,近期推出的家族第二代处理器n820。除保有第一代低功耗小面积的优点外,n820在执行效能与程式码大小上都有更佳的表现。n820涵盖第一代产品的应用领域,如触控萤幕控制器、医疗装置、电脑週边、白色家电及手持式装置等,同时还可进一步应用在高阶感测器中枢(sensor hub)、智慧电表、无线传输及工业控制等领域。http://mzw188.51dzw.com

热门点击

推荐电子资讯

EMC对策元件
应用: 汽车以太网系统的车... [详细]